发明名称 基于帧间插的以太网数据帧传输系统
摘要 本发明属于电通信领域,其特征在于:在发送方向,局域网A的介质独立接口数据输入到依次串接的以太网接收电路,FIFO1,高级数据链路控制协议成帧电路,发送缓存控制电路,E1发送缓存器,E1发送电路后输出到E1线路接口电路;在接收方向,E1线路接口电路的输入信号经依次串接的E1接收电路,E1接收缓存器,接收缓存控制电路,高级数据链路控制协议解帧电路,FIFO2和以太网发送电路后通过介质独立接口输出到局域网B。上述系统中,以太网数据帧到达后,依次轮询各路E1线路,在每一路查到的空闲线路上,顺序传送一个完整的数据帧。因此,本发明可以消除用多路E1线路共同传输一个被拆分的以太网数据帧而引起的延时差问题。
申请公布号 CN1761237A 申请公布日期 2006.04.19
申请号 CN200510086786.4 申请日期 2005.11.04
申请人 清华大学 发明人 曾烈光;金德鹏;陈文涛
分类号 H04L12/56(2006.01);H04L12/46(2006.01);H04L29/06(2006.01) 主分类号 H04L12/56(2006.01)
代理机构 代理人
主权项 1.基于帧间插的以太网数据帧传输系统,其特征在于:该系统是在以太网传输协议基础上通过电信网使每个以太网数据帧借助帧间插的方法单独走一路E1线路的一种数据帧传输系统,包括发送子系统和接收子系统两大部分,其中:发送子系统包括:与局域网A连接的以太网接收电路,FIFO1,高级数据链路控制协议成帧电路,发送缓存控制电路,E1发送缓存器,以及E1发送电路,其中:与局域网A连接的以太网接收电路,该电路接收介质无关接口的数据输入,进行循环冗余校验,输出正确的以太网数据帧;FIFO1,接收所述以太网接收电路发来的以太网数据帧;高级数据链路控制协议成帧电路,该电路是按照高级数据链路控制协议运行的一个成帧电路,该电路从所述FIFO1中读取以太网数据帧,打包成所述高级数据链路控制协议规定的数据帧格式,输出高级数据链路控制协议数据帧;发送缓存控制电路,该发送缓存控制电路接收所述高级数据链路控制协议成帧电路发来的高级数据链路控制协议数据帧;E1发送缓存器,该缓存器由n个发送缓存单元组成,根据所述的帧间插的方法,给每路E1分配一个发送缓存单元,每个发送缓存单元的容量至少大于1个最大的高级数据链路控制协议数据帧大小,所述发送缓存控制电路依次轮询n个发送缓存单元,在每一个尚未溢出的发送缓存单元中写入一个完整的高级数据链路控制协议数据帧;E1发送电路,有n个E1发送单元,这些E1发送单元分别从所述的各个相应的发送缓存单元中读取所述的高级数据链路控制协议数据帧,组成E1帧,并进行HDB3编码,发送给E1线路的接口电路;接收子系统包括:E1接收电路,E1接收缓存器,接收缓存控制电路,高级数据链路控制协议解帧电路,FIFO2,以及与局域网B连接的以太网发送电路,其中:E1接收电路,有n个E1接收单元,这些E1接收单元各自从所述E1线路的相应接口电路接收E1数据帧,进行HDB3解码以及E1同步,并从中解出高级数据链路控制协议数据帧;E1接收缓存器,有n个E1接收缓存单元,各自从相应的E1接收电路接收所述高级数据链路控制协议数据帧,所述的每个接收缓存单元至少大于1个最大的高级数据链路控制协议数据帧的大小;接收缓存控制电路,接收缓存控制电路依次轮询所述的n个接收缓存单元,若发现某个接收缓存单元中有1个以上完整的高级数据链路控制协议数据帧,则从该接收缓存单元中读出1个高级数据链路控制协议数据帧;高级数据链路控制协议解帧电路,该高级数据链路控制协议解帧电路从所述高级数据链路控制协议数据帧中恢复出以太网数据帧;FIFO2,接收所述高级数据链路控制协议解帧电路发来的以太网数据帧;与局域网B相连的以太网发送电路,该以太网发送电路从所述FIFO2中读取以太网数据帧,从介质无关接口按照标准格式发送给以太网接口电路。
地址 100084北京市北京100084-82信箱