发明名称 数据限幅电路、集成电路和数据检测方法
摘要 本发明提供一种无需使用峰值保持电路即可检测出时钟同步信号的振幅中点的电平,结果可以缩小电路,并且在集成化的情况下缩小芯片面积的数据限幅电路、集成电路和数据检测方法。其中具备根据以规定的频率对输入信号进行采样时的上述输入信号的电平,来输出具有恒定值的差且增加或减少的数字信号的控制电路;将上述数字信号转换为模拟信号的转换电路;和将上述图像信号和上述模拟信号进行比较,并将该比较结果作为上述输入信号而输出到上述控制电路中的比较电路,并且,将与上述比较电路的比较结果对应的上述模拟信号设为用于从上述图像信号中分离出上述数据的限幅电平。
申请公布号 TWI253307 申请公布日期 2006.04.11
申请号 TW093129314 申请日期 2004.09.27
申请人 三洋电机股份有限公司 发明人 山崎慎一;奥林政则
分类号 H04N7/083 主分类号 H04N7/083
代理机构 代理人 刘緖伦 台中市南屯区永春东一路549号3楼
主权项 1.一种数据限幅电路,其中利用表示在图像信号内 的特定扫描期间内有无重叠数据的脉冲信号,从所 述图像信号中分离出所述数据,其特征在于,具备: 根据以规定的频率对输入信号进行采样时的所述 输入信号的电平,来输出具有恒定値的差且增加或 减少的数字信号的控制电路; 将所述数字信号转换为模拟信号的转换电路;和 将所述图像信号和所述模拟信号进行比较,并将该 比较结果作为所述输入信号而输出到所述控制电 路中的比较电路, 并且,将与所述比较电路的比较结果对应的所述模 拟信号设为用于从所述图像信号中分离出所述数 据的限幅电平。 2.依据申请专利范围第1项所述的数据限幅电路,其 特征在于,所述控制电路具备用于指示所述数字信 号的增加或者减少的标志。 3.依据申请专利范围第1或2项所述的数据限幅电路 ,其特征在于,所述控制电路具备: 保持与所述模拟信号的上限峰値对应的数字信号 的値的第一保持电路;和 保持与所述模拟信号的下限峰値对应的数字信号 的値的第二保持电路, 控制将所述模拟信号的値设在所述上限峰値和所 述下限峰値范围内的所述数字信号的値。 4.依据申请专利范围第1项中任一项所述的数据限 幅电路,其特征在于,所述控制电路利用比所述脉 冲信号的频率高的频率进行采样。 5.依据申请专利范围第1项中任一项所述的数据限 幅电路,其特征在于,所述控制电路在输入所述脉 冲信号之前,将所述模拟信号的値设为所述图像信 号的値以上。 6.依据申请专利范围第1项中任一项所述的数据限 幅电路,其特征在于,所述控制电路根据从所述比 较电路输出的比较结果的占空比,使模拟输出値的 增加和减少的比率变化。 7.一种集成电路,其特征在于,将申请专利范围第1~6 项中任一项所述的数据限幅电路进行集成化而成 。 8.一种数据限幅电路的数据检测方法,其中该数据 限幅电路利用表示在图像信号内的特定扫描期间 内有无重叠数据的脉冲信号,从所述图像信号中分 离出所述数据,其特征在于,具备: 根据以规定的频率对输入信号进行采样时的所述 输入信号的电平,来输出具有恒定値的差且增加或 减少的数字信号的步骤; 将所述数字信号转换为模拟信号的步骤;和 将所述图像信号和所述模拟信号进行比较,并将该 比较结果作为所述输入信号而输出到所述控制电 路中的步骤, 并且,将与所述比较电路的比较结果对应的所述模 拟信号设为用于从所述图像信号中分离出所述数 据的限幅电平。 图式简单说明: 第一图是本发明的数据限幅电路的框图。 第二图是用于说明本发明的数据限幅电路输入时 钟同步信号时的动作的波形图的一例。 第三图是用于说明本发明的数据限幅电路输入数 据信号时的动作的波形图的一例。 第四图是用于说明本发明的数据限幅电路输入时 钟同步信号时的动作的波形图的第二实施例。 第五图是用于说明本发明的数据限幅电路输入时 钟同步信号时的动作的波形图的第三实施例。 第六图是现有的数据限幅电路的框图。 第七图是用于说明现有的数据限幅电路输入时钟 同步信号时的动作的波形图的一例。
地址 日本