主权项 |
1.一种主动矩阵基板,系包括: 网格状地布置在基板上的多个电晶体, 接在所述多个电晶体的每一个闸极上且相互平行 的多条闸极线, 接在所述多个电晶体的每一个源极上且与所述多 条闸极线正交并相互平行的多条源极线, 将扫描信号依次送至所述多条闸极线中之每一条 中的闸极线驱动电路, 接在所述多个电晶体中之每一个电晶体上且接在 共用电源上的多个储存电容, 依次选择所述多条源极线且藉由所选择的所述源 极线将图像信号送至所述储存电容内的源极线驱 动电路,以及 藉由多条源极线中之每一条源极线将储存于所述 多个储存电容中之每一个中的电荷读出来的读出 用线,其中: 所述读出用线为所述多条源极线共用的一条线; 多个开关,系分别在所述多条源极线中之所对应之 一条源极线与所述源极线驱动电路之间,所述多个 开关中之每一个开关,系使所述源极线和所述源极 线驱动电路连接起来/相互分开,且使所述源极线 和所述读出用线连接起来/相互分开。 2.如申请专利范围1所述之主动矩阵基板,其中: 所述多个开关中之每一个开关,系使所述源极线与 所述读出用线连接起来的时间相互错开。 3.如申请专利范围2所述之主动矩阵基板,其中: 所述源极线驱动电路系包括移位暂存电路,利用来 自所述移位暂存电路的移位寄存输出以控制所述 多个开关。 4.如申请专利范围1所述之主动矩阵基板,其中: 所述源极线驱动电路为类比式,放大器系夹在所述 源极线驱动电路和所述多个开关之间。 5.如申请专利范围1所述之主动矩阵基板,其中: 所述源极线驱动电路为数位式。 6.一种主动矩阵基板,系包括: 网格状地布置在基板上的多个电晶体, 接在所述多个电晶体的每一个闸极上且相互平行 的多条闸极线, 接在所述多个电晶体的每一个源极上且与所述多 条闸极线正交并相互平行的多条源极线, 将扫描信号依次送至所述多条闸极线中之每一条 中的闸极线驱动电路, 接在所述多个电晶体中之每一个电晶体上且接在 共用电源上的多个储存电容, 依次选择所述多条源极线且藉由所选择的所述源 极线将图像信号送至所述储存电容内的源极线驱 动电路,以及 藉由多条源极线中之每一条源极线将储存于所述 多个储存电容中之每一个中的电荷读出来的读出 用线,其中: 所述读出用线为多条对应于所述多条源极线中之 每一条源极线的线; 多个开关,系分别夹在所述多条源极线中之所对应 之一条源极线与所述源极线驱动电路之间,所述多 个开关中之每一个开关,系使所述源极线和所述源 极线驱动电路启/闭,且使所述源极线和所述读出 用线启/闭。 7.如申请专利范围6所述之主动矩阵基板,其中: 所述多个开关中之每一个开关,系使所述源极线和 所述读出用线连接起来的时间相互错开。 8.如申请专利范围7所述之主动矩阵基板,其中: 所述源极线驱动电路,系包括移位暂存电路,利用 来自所述移位暂存电路的移位寄存输出以控制所 述多个开关。 9.如申请专利范围6所述之主动矩阵基板,其中: 所述源极线驱动电路为类比式,放大器系夹在所述 源极线驱动电路和所述多个开关之间。 10.如申请专利范围6所述之主动矩阵基板,其中: 所述源极线驱动电路为数位式。 11.如申请专利范围6所述之主动矩阵基板,其中: 储存于所述多个储存电容中之每一个电容中的电 荷,系同时从所述多条读出用线中读出来。 12.如申请专利范围6所述之主动矩阵基板,其中: 储存于所述多个储存电容中之每一个中的电荷,系 以时分割之形式从所述多条读出用线中之每一条 中读出来。 13.一种主动矩阵基板之制造方法,系包括: 将申请专利范围1所述之主动矩阵基板所拥有的所 述多个储存电容中之每一个中所储存的电荷读出 来的步骤,及藉由分析已读出的所述电荷资料以检 查所述主动矩阵基板的步骤。 14.一种主动矩阵基板之制造方法,系包括: 将申请专利范围6所述之主动矩阵基板所拥有的所 述多个储存电容中之每一个中所储存的电荷读出 来的步骤,及藉由分析已读出的所述电荷资料以检 查所述主动矩阵基板的步骤。 15.一种图像显示装置,系包括: 具有接在所述多个电晶体中之每一个上的多个像 素电极的申请专利范围1所述之主动矩阵基板、面 对着所述主动矩阵基板的对面电极及夹在所述像 素电极与所述对面电极之间的显示媒体层。 16.一种图像显示装置,系包括: 具有接在所述多个电晶体中之每一个上的多个像 素电极的申请专利范围6所述之主动矩阵基板、面 对着所述主动矩阵基板的对面电极及夹在所述像 素电极与所述对面电极之间的显示媒体层。 图式简单说明: 图1为第1个实施例中的主动矩阵基板的方块图。 图2系为将第1个实施例中的主动矩阵基板上的源 极线驱动电路8一侧放大后,其之方块图。 图3为在第1个实施例中,控制接在一条读出用线14 上的第二开关708a、708b及708c的信号时序图。 图4系为将第2个实施例中的主动矩阵基板上的源 极线驱动电路8一侧放大后,其之方块图。 图5为在第2个实施例中,控制接在读出用线909a上的 第二开关908a1、908a2及908a3的信号时序图。 图6系为将第3个实施例中的主动矩阵基板上的源 极线驱动电路8一侧放大后,其之方块图。 图7为在第3个实施例中,控制接在一条读出用线1008 上的第二开关1007a、1007b及1007c的信号时序图。 图8系为将第4个实施例中的主动矩阵基板上的源 极线驱动电路8一侧放大后,其之方块图。 图9为在第4个实施例中,控制接在一条读出用线1108 上的第二开关1107a、1107b及1107c的信号时序图。 图10系为将第5个实施例中的主动矩阵基板上的源 极线驱动电路8一侧放大后,其之方块图。 图11为在第5个实施例中,控制接在一条读出用线 1208a上的第二开关1207a1、1207a2及1207a3的信号时序 图。 图12系为将第6个实施例中的主动矩阵基板上的源 极线驱动电路8一侧放大后,其之方块图。 图13为在第6个实施例中,控制接在一条读出用线 1308a上的第二开关1307a1、1307a2及1307a3的信号时序 图。 图14为驱动电路一体式显示装置中的显示板内的 概念图。 图15为能够检查驱动电路、滙流排的现有驱动电 路一体式主动矩阵基板的电路图。 图16为不仅能够检查驱动电路、滙流排,亦能检查 像素电晶体的良否的现有驱动电路一体式主动矩 阵基板的电路图。 图17为一等效电路图,系显示在图16所示的主动矩 阵基板中进行信号的写入、读出时的像素缺陷的 检查系统。 图18为在源极线的输出级设放大器的类比式源极 线驱动电路图。 图19为数位式源极线驱动电路图。 |