发明名称 |
同步码分多址系统中提高同步检测性能的方法与装置 |
摘要 |
本发明公开了一种同步码分多址系统中提高同步检测性能的方法与装置,方法:依上行导频时隙的位置确定接收到信号中SYNC_UL数据段;用当前小区的N<SUB>SYNC_UL</SUB>分别与上行导频时隙的数据及保护间隔移位相关,得相关功率序列;各相关功率序列组成总相关功率序列P<SUB>Corr_raw</SUB>;对P<SUB>Corr_raw</SUB>进行检测,确定上行导频时隙数据是SYNC_UL,从而确定功率峰值最大的SYNC_UL,检测其延时和幅度值;根据确定的SYNC_UL查找其与N<SUB>SYNC_UL</SUB>的相关功率序列P<SUB>Corr_det</SUB>,根据延时和幅度调整为P′<SUB>Corr_det</SUB>,计算P<SUB>Corr_raw</SUB>-P′P<SUB>Corr_min us</SUB>;重新对P<SUB>Corr_min us</SUB>进行检测,直到无法检测到新的同步码;根据SYNC_UL的优先级进行FPACH安排。对应上述方法,本发明还公开了相应的装置。本发明明显改善了同步接入的性能。 |
申请公布号 |
CN1744466A |
申请公布日期 |
2006.03.08 |
申请号 |
CN200510109103.2 |
申请日期 |
2005.10.18 |
申请人 |
中兴通讯股份有限公司 |
发明人 |
厉治洪 |
分类号 |
H04B7/26(2006.01);H04B1/707(2006.01) |
主分类号 |
H04B7/26(2006.01) |
代理机构 |
北京中博世达专利商标代理有限公司 |
代理人 |
申健;范晓燕 |
主权项 |
1、一种同步码分多址系统中提高同步检测性能的方法,其特征在于,该方法包括以下步骤:(1)基站侧各天线接收到信号后,根据上行导频时隙的位置确定出上行同步码的数据段;(2)用所述基站侧的所有上行同步码分别与上行导频时隙上的天线接收数据及其对应的保护间隔进行移位相关,得到相关功率序列;所述基站的各天线接收数据的相关功率序列组成总相关功率序列PCorr_raw;(3)按照预定的检测条件对总相关功率序列PCorr_raw进行检测,若相关功率序列有符合预定检测条件的项,则对应的上行导频时隙发送的数据是上行同步码,进入步骤(4),否则进入步骤(8);(4)在符合预定检测条件的上行同步码中查找出功率峰值最大的一个作为上行同步码,并检测其延时参数和幅度参数;(5)根据步骤(4)中查找到的上行同步码的序号查找出预存储在查找表中的相应的上行同步码与所述基站侧所有上行同步码的相关功率序列PCorr_det;(6)根据步骤(4)中检测到的延时参数和幅度参数对PCorr_det进行定时和幅度上的调整,得到PCorr_det′,计算PCorr_raw-PCorr_det',得到新相关功率序列的结果,记为PCorr_min us;(7)将相关功率序列PCorr_min us返回步骤(3)重新进行检测;(8)判断总相关功率序列是否是首次被检测,若是则认为没有上行同步接入,步骤结束;否则根据检测出的上行同步码对应用户的优先级别进行快速物理接入信道安排,分别进行上行同步建立。 |
地址 |
518057广东省深圳市南山区高新技术产业园科技南路中兴通讯大厦A座6层 |