发明名称 单埠通用序列滙流排(USB)系统及其主控制器
摘要 一种单埠通用序列汇流排(USB)系统,包括通用序列汇流排埠、速度检测电路、讯框始标产生器以及主控制器。通用序列汇流排埠连接外部电路。速度检测电路耦接至通用序列汇流排埠,用以经由通用序列汇流排埠检测与外部电路之间的传输速度,并且输出检测结果。讯框始标产生器耦接至速度检测电路,用以接收检测结果并输出讯框始标讯号,并且依据检测结果决定讯框始标讯号之周期。主控制器耦接至讯框始标产生器以及速度检测电路,用以依照讯框始标讯号之周期调整主控制器,以使系统符合USB2.0、USB 1.1与USB 1.0之传输标准。
申请公布号 TWI250413 申请公布日期 2006.03.01
申请号 TW093128158 申请日期 2004.09.17
申请人 智原科技股份有限公司 发明人 林志柔
分类号 G06F13/36 主分类号 G06F13/36
代理机构 代理人 詹铭文 台北市中正区罗斯福路2段100号7楼之1;萧锡清 台北市中正区罗斯福路2段100号7楼之1
主权项 1.一种单埠通用序列滙流排(USB)系统,包括: 一通用序列滙流排埠,用以连接一外部电路; 一速度检测电路,耦接至该通用序列滙流排埠,用 以经由该通用序列滙流排埠检测与该外部电路之 间的一传输速度,并且输出一检测结果; 一讯框始标产生器,耦接至该速度检测电路,用以 接收该检测结果并输出一讯框始标讯号,并且依据 该检测结果决定该讯框始标讯号之周期;以及 一主控制器,耦接至该讯框始标产生器以及该速度 检测电路,用以依照该讯框始标讯号之周期调整该 主控制器,以使该系统符合USB2.0、USB1.1与USB1.0之传 输标准。 2.如申请专利范围第1项所述之单埠通用序列滙流 排系统,其中该速度检测电路系检测该通用序列滙 流排埠之该传输速度系高速(High-Speed)、全速(Full- Speed)以及低速(Low-Speed)三者中之何者。 3.如申请专利范围第2项所述之单埠通用序列滙流 排系统,其中当该讯框始标讯号之周期约为125微秒 时,则该主控制器启用全功能以处理高速之该通用 序列滙流排。 4.如申请专利范围第2项所述之单埠通用序列滙流 排系统,其中当该讯框始标讯号之周期约为1毫秒 时,则该主控制器禁用部分功能以处理全速以及低 速之该通用序列滙流排。 5.如申请专利范围第1项所述之单埠通用序列滙流 排系统,其中该主控制器系符合USB2.0之一增强型主 控制器介面(EHCI, Enhanced Host Controller Interface)标准 之控制器。 6.如申请专利范围第5项所述之单埠通用序列滙流 排系统,其中该主控制器系藉由遮罩其部分功能而 调整该主控制器。 7.一种主控制器,用以接收并依照一讯框始标讯号 之周期而调整该主控制器,以使该主控制器符合通 用序列滙流排(USB)2.0、USB1.1与USB1.0之传输标准。 8.如申请专利范围第7项所述之主控制器,其中当该 讯框始标讯号之周期约为125微秒时,则调整该主控 制器启用全功能以处理高速之通用序列滙流排。 9.如申请专利范围第7项所述之主控制器,其中当该 讯框始标讯号之周期约为1毫秒时,则调整该主控 制器禁用部分功能以处理全速与低速之通用序列 滙流排。 10.如申请专利范围第7项所述之主控制器,其中该 主控制器系符合USB2.0之一增强型主控制器介面( EHCI, Enhanced Host Controller Interface)标准之控制器。 11.如申请专利范围第10项所述之主控制器,该主控 制器系藉由遮罩其部分功能而调整该主控制器。 图式简单说明: 图1是依照本发明较佳实施例所绘示之一种单埠通 用序列滙流排(USB)系统的方块图。 图2是USE2.0中伫列标头(queue head, QH)之资料结构。 图3是USB2.0中等时处理字符(isochronous transaction descriptor, 以下简称iTD)之资料结构。
地址 新竹市新竹科学工业园区力行一路10之2号