发明名称 单晶显示器
摘要 本发明特征系用以设计及组合大型、坚固的单晶及类单晶液晶显示器之系列技术。原发展来产生具有视觉难以察觉细缝之砌砖式平面显示器之许多技术可有利地施用于单晶结构。这些技术包含单侧接线、来自对立侧之二侧接线、分段式列及行线及重排序在成扇形散开区域中之列及行线。单侧接线有助于具有小外形之显示器构造。使用这些技术,显示器清晰度及对比可以改进。此外,色彩及发光度平衡及横越该显示器之均匀度也可以改进。
申请公布号 TWI250336 申请公布日期 2006.03.01
申请号 TW090121148 申请日期 2001.08.28
申请人 精工爱普生股份有限公司 发明人 瑞蒙G 葛林;彼得J 克鲁修;唐诺P 色拉芬;狄恩W 史奇纳;波瑞思 右斯特
分类号 G02F1/133 主分类号 G02F1/133
代理机构 代理人 林志刚 台北市中山区南京东路2段125号7楼
主权项 1.一种单晶显示器,其特征为包含: 复数个像素,系由具有复数色彩之次像素所构成; 相对亮度比値校正机构,其系对应其他像素之次像 素之各色彩的相对亮度値,校正构成像素之次像素 之各色彩之相对亮度比値;以及 发光度位准校正机构,其系在以前述相对亮度比値 校正机构校正后,再将发光度位准校正为均匀。 2.如申请专利范围第1项之单晶显示器,其中,前述 相对亮度比値校正机构系校正色相与亮度。 3.如申请专利范围第2项之单晶显示器,其中,前述 相对亮度比値校正机构系维持蓝色对绿色之相对 亮度比値。 4.如申请专利范围第2项之单晶显示器,其中,前述 相对亮度比値校正机构系维持红色对绿色之相对 亮度比値。 5.如申请专利范围第1项之单晶显示器,其中,以前 述将发光度位准校正为均匀之发光度位准校正机 构,校正前述次像素的资料,使来自显示器之光谱 输出在显示器之整个像素阵列上的色相与亮度为 均匀的。 图式简单说明: 图1显示一用于消费性应用中具有一坚固结构、光 学强化及照明机构之大型、单晶、AMLCD、平面显 示器之一部分之剖面概要图; 图2显示一具有该相关单晶、平面显示组件叠加于 该顶部上之光视准照明源之最佳实施例之剖面概 要图; 图3系三个光视准晶格几何实施例之平面图:(a)、(b )及(c)分别用于方形、三角形及六角形; 图4系一显示用于所示之不同光视准元件:晶格视 准器、光学视准器及扩散器中作为该非正交角函 数之相对光强度之光视准特征; 图5显示利用一导因于吸收具有不同亮度对半径比 値之晶格表面而具有一不同角度效率之圆格晶格 来计算作为一用于光视准中之非直角函数之光传 输效率,该插入物显示该晶格单元几何及它的几何 参数値; 图6显示用于对大型类单晶显示器有兴趣之各种晶 格视准器设计中作为该非正交角函数所计算之具 角度光传输效率,该插入物显示该晶格单元几何及 它的几何参数値; 图7显示对照于图1中所示设计之大型类单晶AMLCD之 另一实施例之剖面概要图; 图8显示一导因于在一大型类单晶、AMLCD、平面显 示组件中之各种机制之典型颜色移位及颜色渐减 变化之地形图; 图9a一显示列及行线之二维像素阵列之概要代表 图; 图9b系一显示垂直排列并终止于该下边缘上之自 黏胶带连接(TAB)中之行线及水平排列并终止于一 相邻边缘上之TAB中之列线之二维像素阵列之概要 代表图; 图9c系一显示列及行线两者终止于该单一、底部 面板边缘处之二维像素阵列之概要代表图; 图9d系一显示列及行线两者终止在一垂直于图9c所 示之边缘之单面板边缘处之二维像素阵列之概要 代表图。本特定架构已示于美国专利号5,867,236; 图9e系一显示列及行线终止在该顶部及底部面板 边缘两处之二维像素阵列之概要代表图; 图9f系一显示列及行线终止在该左及右面板边缘 两处之二维像素阵列之概要代表图; 图9g显示一如图9c所示之配合一单侧接线配置来使 用之扇出区域例; 图9h显示一如图9e所示之配合一终止在二平行边缘 上之接线配置来使用之扇出区域例; 图9i显示自单边缘接线存取之列及行TAB中布局列 及行互连路径; 图9j显示一用于单列及行驱动电路晶片之扇出拓 朴; 图9k显示一用于二列驱动及三行驱动电路晶片之 扇出拓朴; 图10显示一用于在一用于典型AMLCD中之次像素内之 液晶单元之等效电路模组; 图11显示在关闭该TFT后因介于一具有1毫米像素间 距之典型AMLCD中之单元列及行线间之耦合电容所 致该液晶单元中之拉降电压效应之模拟结果; 图12a显示在该电压拉降效应后,受到一给定激励位 准作为距连接至该列线之一边缘之驱动电路之距 离函数之像素模拟资料电压; 图12b显示在该拉降效应后,受到一给定激励位准作 为对应位在该列线中间之列线分接点之像素位置 函数之像素模拟资料电压; 图13显示一置放在该液晶单元电极及薄膜接线间 以等化所有LC单元之电容耦合之场防护电极布局; 图14显示沿着行互连来等化该液晶单元所见之视 在电容之分散或不连续电容; 图15显示沿着一列来等化该液晶单元所见之视在 电容之分散或不连续电容; 图16显示沿着行扇出线来等化该液晶单元所见之 视在电容之分散或不连续电容; 图17显示沿着列存取线来等化该液晶单元所见之 视在电容之分散或不连续电容; 图18显示调整列-至-液晶单元耦合电容以控制沿着 该列线之像素之拉降电压变化; 图19a显示一用于单边缘存取之多列存取线所服务 之分段式列线以极小化像素及驱动电路或分接点 之分隔; 图19b显示一用于单边缘存取之多行存取线所服务 之分段式列线以极小化像素及驱动电路或分接点 之分隔; 图20说明一用于在等化单元电压位准及波形之电 路模拟中定址用之具有单边缘二AMLCD单元之系统 位准电路图; 图21显示用于典型红、绿及蓝光中作为单元间隙 函数之标称化传输(与发光度呈比例)液晶单元; 图22说明一作为该单元间隙亮度-至-波长比値函数 之典型LC单元的标称化发光度; 图23显示一用于在典型AMLCD中之一LC单元之标称化 有效T-V; 图24a-24c显示用于一列像素之标称化亮度资料値, 图24a为对于未校正资料之一RGB次像素,图24b为对于 已校正资料之一列RGB次像素,及图24c为校正为均匀 发光度之一列RGB次像素; 图25显示一由用于一像素、像素组或所有像素校 正之像素校正控制单元所控制之一发光度及色度 校正电路之一实施例之方块图; 图26a显示一在所有四侧具有一宽周边区域之一像 素阵列之平面图; 图26b显示在一侧上具有一宽周边及在三侧上具有 窄边之一像素阵列之平面图;并且 图26c显示在二侧上具有一宽周边及在二侧上具有 窄边之一像素阵列之平面图。
地址 日本