发明名称 |
移位寄存电路 |
摘要 |
一种移位寄存电路,具有多个串接级的移位寄存器,包括第一晶体管,其栅极与第一源/漏极连接前级移位寄存器的输出信号。第二晶体管,其栅极连接第一晶体管的第二源/漏极,其第一源/漏极连接第一时钟信号且其第二源/漏极连接输出端。当第二晶体管导通且第一时钟信号为高电压电平时,输出端具有第一电压电平。一下拉模块,连接输出端、前级与次级移位寄存器输出信号、第二电压电平与第三电压电平。当前级移位寄存器输出信号为第一电压电平时,该输出端该第三电压电平。 |
申请公布号 |
CN1731501A |
申请公布日期 |
2006.02.08 |
申请号 |
CN200510097677.2 |
申请日期 |
2005.08.31 |
申请人 |
友达光电股份有限公司 |
发明人 |
林威呈;魏俊卿;吴仰恩;马政良 |
分类号 |
G09G3/36(2006.01);G02F1/133(2006.01);G11C27/04(2006.01) |
主分类号 |
G09G3/36(2006.01) |
代理机构 |
北京市柳沈律师事务所 |
代理人 |
王志森;黄小临 |
主权项 |
1.一种移位寄存电路,具有多个串接级的移位寄存器,包括:一第一晶体管,具有一栅极、一第一源/漏极以及一第二源/漏极,其中该第一晶体管的栅极与该第一晶体管的第一源/漏极连接一前级移位寄存器的输出信号;一第二晶体管,具有一栅极、一第一源/漏极以及一第二源/漏极,其中该第二晶体管的栅极连接该第一晶体管的第二源/漏极,该第二晶体管的第一源/漏极连接一第一时钟信号,该第二晶体管的第二源/漏极连接一输出端,当该第二晶体管导通且该第一时钟信号为一高电压电平时,该输出端具有一第一电压电平;以及一下拉模块,连接该输出端、该前级移位寄存器的输出信号、一次级移位寄存器的输出信号、一第二电压电平与一第三电压电平,当该前级移位寄存器的输出信号为该第二或第三电压电平时,连接该输出端与该第二电压电平;当该次级移位寄存器的输出信号为该第一电压电平时,连接该输出端与该第三电压电平。 |
地址 |
台湾新竹市 |