发明名称 用于液晶显示器的帧缓冲器像素电路
摘要 一种具有两个控制晶体管(图6)、以及作为存储电容器放置在该存储电容器之前的单独电容器的增强的帧缓冲器像素电路,通过消除所产生的电荷并解决在存储电容器和液晶显示器(LCD)电容器之间的电荷共享问题来产生高对比率。存储晶体管可以由CMOS或PMOS制成。仅在将比较器放置在像素电极电路之后时,帧缓冲器像素才可用来驱动表示ON和OFF的二进制显示器,以便以减小的子帧频率来表现灰度等级。
申请公布号 CN1723484A 申请公布日期 2006.01.18
申请号 CN03825699.1 申请日期 2003.04.14
申请人 杜克大学 发明人 李相录;詹姆斯·C·莫里齐奥;克里斯蒂那·M·约翰逊
分类号 G09G3/36(2006.01) 主分类号 G09G3/36(2006.01)
代理机构 北京市柳沈律师事务所 代理人 邸万奎;黄小临
主权项 1.一种帧缓冲器像素系统,包括:存储单元,用于存储在帧时间期间充入的第一数据值;第一控制器,用于允许存储第一数据值;第二存储单元,用于在帧期间显示第二数据;显示器,用于显示存储在第二存储器中的第二数据值;第二控制器,用于启动第二存储器,从而启动显示器;泄漏器,用于在显示之后将数据值漏出;以及第三控制器,用于启动泄漏器。
地址 美国北卡罗来纳州