发明名称 具自动功率正常化之码追踪回路
摘要 本发明系一分码多重存取(CDMA)通信系统之一接收装置,其包括于一使用者设备(UE)中,此分码多重存取(CDMA)通信系统系包括:此使用者设备(UE)及复数个基地台。此使用者设备(UE)系与此等基地台之一进行通信、并经由此接收装置而自此基地台接收一通信信号。此通信信号系利用一延迟锁定数码追踪回路而以此接收装置相关,其系估算及追踪此通信信号之一通道延迟。此追踪回路系包括:一参考数码产生装置,藉以产生一参考数码信号;以及一内插装置,藉以因应此通信信号之接收而产生时序信号版本。一时序信号相关装置,其亦包括于此追踪回路中,系用以相关至少两个此等时序信号版本及此数码参考信号。此相关步骤之结果系用以产生一误差信号。一自动功率正规化回路(APN),其因应于此内插装置,系产生一功率误差信号,藉以经由一正规化电路而将此功率误差信号正规化。
申请公布号 TWI247549 申请公布日期 2006.01.11
申请号 TW091108597 申请日期 2002.04.25
申请人 内数位科技公司 发明人 艾库特.巴顿;唐纳德.格里库
分类号 H04Q7/00 主分类号 H04Q7/00
代理机构 代理人 蔡清福 台北市中正区忠孝东路1段176号9楼
主权项 1.一种分码多重存取(CDMA)通信系统,包括:复数通信 基地台,至少一基地台系包括:一接收器,用以自另 一基地台接收一通信信号,其中,该通信信号系利 用一延迟锁定数码追踪回路而以该接收器进行相 关,藉以估算及追踪该通信之一通道延迟,该追踪 回路系包括: 一参考数码产生装置,用以产生一参考数码信号; 一内插装置,用以产生该接收通信信号之一基本版 本及其复数时间偏移版本; 一时序信号相关装置,用以相关各该等时间偏移信 号版本及该数码参考信号、并组合该等相关以产 生一误差信号; 一自动功率正规化回路(APN),根据该基本信号版本 及该参考数码信号,用以产生一功率误差信号;以 及 一正规化电路,利用该功率误差信号将该误差信号 正规化,用以产生一正规化误差信号,其系应用以 藉由该内插装置控制该基本信号版本之产生。 2.如申请专利范围第1项所述之系统,其中,该自动 功率正规化回路(APN)系包括: 一自动功率正规化回路(APN)相关装置,用以相关该 基本信号版本及该参考数码信号,藉以产生一相关 信号; 一加法装置,用以自一功率参考信号中减去该相关 信号,进而产生一功率差异信号;以及 一滤波装置,因应于该加法装置,用以滤波该功率 差异,进而产生该功率误差信号。 3.如申请专利范围第2项所述之系统,其中,该追踪 回路更包括: 一回路滤波装置,耦合至该正规化电路,用以滤波 该正规化误差信号; 一累加装置,因应于该回路滤波装置,用以累加该 误差信号; 一增益电路,耦合于该累加装置,用以改变该误差 信号中之符号,藉以校正该接收通信信号之一时序 延迟/领先至该参考数码信号;以及 一量化装置,用以产生该延迟/领先之一不连续数 値,进而藉由该内插装置控制该基本信号之产生。 4.如申请专利范围第2项所述之系统,其中,该等时 间偏移版本系该基本版本之一早期版本及一晚期 版本。 5.如申请专利范围第4项所述之系统,其中,该早期 版本系该基本版本之一对半晶片早期版本,且该晚 期版本系该基本版本之一对半晶片晚期版本。 6.一种延迟锁定数码追踪回路,用以估算及追踪在 一分码多重存取(CDMA)通信系统中一通信之一通道 延迟,该分码多重存取(CDMA)通信系统系包括:复数 通信基地台,至少一基地台系包括:包括该追踪回 路之一接收器,用以自另一基地台接收该通信,其 中,该通信信号系利用该追踪回路而以该接收器相 关,该追踪回路系包括: 一参考数码产生装置,用以产生一参考数码信号; 一内插装置,用以产生该接收通信信号之一基本版 本及其复数时间偏移版本; 一时序信号相关装置,用以相关各该等时间偏移信 号版本及该数码参考信号、并组合该等相关以产 生一误差信号; 一自动功率正规化回路(APN),根据该基本信号版本 及该参考数码信号,用以产生一功率误差信号;以 及 一正规化电路,利用该功率误差信号将该误差信号 正规化,用以产生一正规化误差信号,其系应用以 藉由该内插装置控制该基本信号版本之产生。 7.如申请专利范围第6项所述之追踪回路,其中,该 自动功率正规化回路(APN)系包括: 一自动功率正规化回路(APN)相关装置,用以相关该 基本信号版本及该参考数码信号,藉以产生一相关 信号; 一加法装置,用以自一功率参考信号中减去该相关 信号,进而产生一功率差异信号;以及 一滤波装置,因应于该加法装置,用以滤波该功率 差异,进而产生该功率误差信号。 8.如申请专利范围第7项所述之追踪回路,更包括: 一回路滤波装置,耦合至该正规化电路,用以滤波 该正规化误差信号; 一累加装置,因应于该回路滤波装置,用以累加该 误差信号; 一增益电路,耦合于该累加装置,用以改变该误差 信号中之符号,藉以校正该接收通信信号之一时序 延迟/领先至该参考数码信号;以及 一量化装置,用以产生该延迟/领先之一不连续数 値,进而藉由该内插装置控制该基本信号之产生。 9.如申请专利范围第7项所述之追踪回路,其中,该 等时间偏移版本系该基本版本之一早期版本及一 晚期版本。 10.如申请专利范围第9项所述之追踪回路,其中,该 早期版本系该基本版本之一对半晶片早期版本,且 该晚期版本系该基本版本之一对半晶片晚期版本 。 11.一种估算及追踪在一分码多重存取(CDMA)通信系 统中一通信之一通道延迟之方法,该分码多重存取 (CDMA)通信系统系包括:复数通信基地台,至少一基 地台系包括:一接收器,用以自另一基地台接收该 通信信号,其中,该通信信号系利用该延迟锁定追 踪回路而以该接收器相关,该方法系包括下列步骤 : 产生一参考数码信号; 内插该接收通信信号以产生该通信信号之一基本 版本及其复数时间偏移版本; 相关各该等时间偏移信号版本及该数码参考信号 、并组合该等相关以产生一误差信号; 根据该基本信号版本及该参考数码信号以产生一 功率误差信号;以及 利用该功率误差信号将该误差信号正规化,用以产 生一正规化误差信号,其系用以控制该基本信号版 本之产生。 12.如申请专利范围第11项所述之方法,其中,产生一 功率误差信号之该步骤系包括下列步骤: 相关该基本信号版本及该参考数码信号以产生一 相关信号; 自一功率参考信号中减去该相关信号,藉以产生一 功率差异信号;以及 滤波该功率差异以产生该功率误差信号。 13.如申请专利范围第12项所述之方法,更包括下列 步骤: 滤波该正规化误差信号; 累加该误差信号; 改变该误差信号中之符号,藉以校正该接收通信之 一时序延迟/领先至该参考数码信号;以及 产生该延迟/领先之一不连续数値以控制该基本信 号版本之产生。 14.如申请专利范围第11项所述之方法,其中,该等时 间偏移版本系该基本版本之一早期版本及一晚期 版本。 15.如申请专利范围第14项所述之方法,其中,该早期 版本系该基本版本之一对半晶片早期版本,且该晚 期版本系该基本版本之一对半晶片晚期版本。 图式简单说明: 第一图系一习知延迟锁定追踪回路之一方块图。 第二图系根据本发明具有自动功率正规化之一延 迟锁定数码追踪回路之一方块图。 第三图系本发明延迟锁定数码追踪回路之一流程 图。 第四图系包括于本发明延迟锁定数码追踪回路中 之一范例回路滤波装置之一方块图。
地址 美国