发明名称 数据流锁存装置及其方法
摘要 本发明涉及一种数据流锁存装置及其实现方法。所述的装置由读写控制端相连的静态存储器组组成,且各静态存储器的数据读出端和与其依次相连的静态存储器的数据写入端及其自身的数据写入端相连。所述的方法为:对于需要锁存的新数据,首先进入读数据周期,读出其中各级静态存储器地址指向的地址位中保存的数据;然后进入写数据周期,将新数据及读出的数据分别保存于相应的静态存储器中。当需要锁存的数据量较大时,本发明可大大节省移位寄存器资源的消耗,尤其适用于移动通信系统中的反向随机接入信道解调芯片等产品中。
申请公布号 CN1235360C 申请公布日期 2006.01.04
申请号 CN02148366.3 申请日期 2002.11.11
申请人 华为技术有限公司 发明人 陈广文;彭晖
分类号 H04J13/00(2006.01);H04Q7/20(2006.01);H04B7/26(2006.01);H04L29/06(2006.01) 主分类号 H04J13/00(2006.01)
代理机构 北京集佳知识产权代理有限公司 代理人 王学强
主权项 1、一种数据流锁存装置,其特征在于:由读写控制端相连的静态存储器组组成,且各静态存储器的数据读出端和与其依次相连的静态存储器的数据写入端及其自身的数据写入端相连;所述的静态存储器组的相邻两个静态存储器的读写控制信号端、片选信号端及地址线端连接在一起;所述的静态存储器组包括多级相连的静态存储器,其中各级静态存储器的数据读出端的最低位和与其依次相连的下一级静态存储器的数据写入端的最高位相连,数据读出端的其他位依次与自身的数据写入端的除最高位外的各位相连;且最高一级静态存储器的数据写入端的最高位作为数据的输入端,各级静态存储器的数据读出端作为数据的输出端,最后一级静态存储器的最低位数据丢弃。
地址 518057广东省深圳市南山区科技园科发路1号