发明名称 动态平衡钟讯树枝电路的方法
摘要 本发明提供一种动态平衡钟讯树枝电路的方法。将一可控制的缓冲器插入一钟讯树枝电路一特定的层级中,并提供一控制器以控制可控制的缓冲器中PMOS/NMOS之排列而调整不同相位的两个钟讯,产生更多的电流,藉以补偿一落点之较慢钟讯的时间延迟。此法在同步逻辑电路设计中有效抑制了因电压降及温度变化所产生的钟讯相位差。
申请公布号 TWI246003 申请公布日期 2005.12.21
申请号 TW093120276 申请日期 2004.07.06
申请人 普诚科技股份有限公司 发明人 高得畲
分类号 G06F17/50;H03K5/135 主分类号 G06F17/50
代理机构 代理人 洪澄文 台北市大安区信义路4段279号3楼;颜锦顺 台北市大安区信义路4段279号3楼
主权项 1.一种动态平衡钟讯树枝电路的方法,在一钟讯树 枝电路中,将一可控制的缓冲器插入该钟讯树枝电 路一特定的层级中,并提供一控制器以接收任两个 不同相位差的钟讯,而以该控制器一输出滙流排C[x :0]控制可控制的缓冲器中PMOS/NMOS之排列,于是在可 控制的缓冲器的输出端产生更多的电流,藉以补偿 该钟讯树枝电路一落点之较慢钟讯的时间延迟。 2.如申请专利范围第1项之方法,其中该控制器包含 一相位侦测器、一充电电路、一电压侦测器、一 增/减计数器及一输出滙流排C[x:0]。 3.如申请专利范围第1项之方法,其中该可控制的缓 冲器包含数行PMOS及NMOS之组合,每一行有两个PMOS及 两个NMOS串联,一钟讯输入信号经由一反相器分别 输入至每一行顶端PMOS及底端NMOS的闸极,输出滙流 排C[x:0]的控制信号C(0),C(1),C(2),...C(x)分别输入到每 一行中间PMOS及NMOS的闸极,一反相器分别插在每一 行中间PMOS及NMOS之间,中间PMOS与NMOS相连之处出现 一钟讯输出信号。 图式简单说明: 图一为一不平衡的钟讯电路之示意图。 图二为一平衡的钟讯树枝电路之示意图。 图三为本发明动态平衡钟讯树枝电路的示意图。 图四为本发明可控制的缓冲器之示意图。 图五为本发明控制器之方块示意图。 图六为本发明一具有控制回路之动态平衡钟讯树 枝电路的示意图。
地址 台北县新店市宝桥路233之1号2楼