发明名称 乘法器的符号延伸方法及结构
摘要 本发明公开了一种乘法器的符号延伸方法及结构,于数字信号处理器(DSP)的乘法器(multiplier)使用到的编码运算,在不增加关键路径(critical path)的前提下,借设置多个补偿位(complemental bit)于符号延伸(sign extension)的编码中,达到减少浪费的芯片面积并能使乘法器做的更小的目的。
申请公布号 CN1704898A 申请公布日期 2005.12.07
申请号 CN200410047651.2 申请日期 2004.05.27
申请人 扬智科技股份有限公司 发明人 罗宇诚
分类号 G06F7/52 主分类号 G06F7/52
代理机构 隆天国际知识产权代理有限公司 代理人 王玉双;高龙鑫
主权项 1.一种乘法器的符号延伸方法,为于该乘法器中的改良式布斯算法中设置多个补偿位与多个修正位的符号延伸方法,其特征在于该方法步骤包括有:决定该乘法器的宽度,即得一符号延伸位总值;编码一乘数;算出多层部分乘积项,借编码后的该乘数乘上一被乘数,以形成一第一阶梯位表;设定多个补偿位、一第一修正位与一第二修正位,以形成一第二阶梯位表;及加总,将该第二阶梯位表的多层相加;借上述步骤将该符号延伸位总值内嵌于该多层部分乘积项上。
地址 台湾省台北市