发明名称 集成电路装置、电子装置
摘要 本发明的课题是将包含USB2.0等物理层的电路的宏单元MC1配置在集成电路装置ICD的隅角上。将数据端子DP、DM配置在沿着边SD1的I/O区域IOR1中,将时钟生成电路14、取样时钟生成电路22的电源端子PVDD、PVSS、XVDD、XVSS、以及时钟端子XI、XO配置在沿着边SD2的I/O区域IOR2中。沿着边SD3设置与包含用户逻辑的宏单元MC2的接口区域。将接收电路100配置在IOR1的DR1一侧,将时钟生成电路14配置在IOR2的DR2一侧,将取样时钟生成电路22配置在接收电路100的DR1一侧且在时钟生成电路14的DR2一侧。将发送电路104配置在接收电路100的DR2一侧且在数据端子DP、DM的DR1一侧。
申请公布号 CN1228721C 申请公布日期 2005.11.23
申请号 CN02120016.5 申请日期 2002.05.10
申请人 精工爱普生株式会社 发明人 笠原昌一郎;秋山千里;小松史和
分类号 G06F13/00 主分类号 G06F13/00
代理机构 中国专利代理(香港)有限公司 代理人 刘宗杰;叶恺东
主权项 1.一种集成电路装置,它包括多个宏单元,该集成电路装置的特征在于:包括至少包含通过总线进行数据传输的所供给的接口规格的物理层的电路的第一宏单元;以及包含比上述物理层还上位层的电路的第二宏单元,上述第一宏单元被配置成上述第一宏单元的第一、第二边交叉部分即隅角部分位于集成电路装置的隅角部分,上述第一宏单元包括连接在与上述所供给的接口规格的总线连接的数据端子上,通过上述数据端子接收数据的接收电路;生成所供给的频率的时钟的时钟生成电路;以及根据由上述时钟生成电路生成的时钟,生成通过上述数据端子而传输的数据的取样时钟的取样时钟生成电路,在将从上述第一宏单元的上述第一边朝向相向的第三边的方向作为第一方向的情况下,上述接收电路配置在沿上述第一边配置的第一I/O区域的上述第一方向一侧,在将从上述第一宏单元的上述第二边朝向相向的第四边的方向作为第二方向的情况下,上述时钟生成电路配置在沿上述第二边配置的第二I/O区域的上述第二方向一侧,上述取样时钟生成电路配置在上述接收电路的上述第一方向一侧、上述时钟生成电路的上述第二方向一侧,上述时钟生成电路生成频率相同、相位互不相同的第一~第N个时钟,上述取样时钟生成电路包括检测来自上述时钟生成电路的上述第一~第N个时钟的边缘中的某些边缘之间是否有数据的边缘的边缘检测电路;以及根据上述边缘检测电路中的边缘检测信息,从上述第一~第N个时钟中选择某一个时钟,将所选择的时钟作为上述取样时钟输出的时钟选择电路。
地址 日本东京都