发明名称 同步跳跃模式及初始化时钟转送接口的系统及方法
摘要 本发明提供一种用于在两个时钟域内同步化跳跃模式及初始化使数据能够在两个时钟域之间做数据转移的时钟跳跃缓冲区(50)的系统及方法。在一个实施例里,电路包括一对对准侦测单元(71、72)、同步重置单元(73)、跳跃模式产生器(74)、计数器重置单元(75)及数据转移缓冲区(76)。每个对准单元(71、72)经配置用以侦测通过参考时钟信号在其中一个时钟域里的时钟信号的对准并且产生表示对准的信号。此信号传送至同步重置单元(73)及计数器重置单元(75)。通过其中一个对准单元所产生的对准信号亦传送至跳跃模式产生器(74)。该同步重置单元(73)接受来自对准单元的对准信号并且产生同时重置信号(即一个信号给两个时钟域的每一个)以初始化该计数器重置单元。该计数器重置单元控制藉透过数据转移缓冲区以控制该流量数据的加载及卸载计数器。在接收到由同步重置单元(73)所产生的同步重置信号之后,该计数重置单元开始产生对应于个别的时钟域的加载及卸载脉冲并且传送这些信号至该数据缓冲区(76)。
申请公布号 CN1228697C 申请公布日期 2005.11.23
申请号 CN01816453.6 申请日期 2001.05.09
申请人 先进微装置公司 发明人 M·E·贝提斯
分类号 G06F1/025;G06F5/06 主分类号 G06F1/025
代理机构 北京纪凯知识产权代理有限公司 代理人 戈泊;程伟
主权项 1.一种在微处理器内具有时钟跳跃缓冲区(50)的电路,包括:配置为接收第一时钟信号和参考时钟信号的第一对准单元(71),其中该第一对准单元经配置用以侦测该第一时钟信号的脉冲与参考时钟信号的脉冲之间的对准,并作为响应输出第一对准信号;配置为接收第二时钟信号和所述参考时钟信号的第二对准单元(72),其中所述第一和第二时钟信号是来自于参考时钟信号并具有不同的频率,其中该第二对准单元经配置用以侦测该第二时钟信号的脉冲与该参考时钟信号的脉冲之间的对准,并作为响应输出第二对准信号;连接至该第一及第二对准单元的同步重置单元(73),其中该同步重置单元包括:重置传输单元,其配置为接收异步重置信号和所述参考时钟信号,并将异步重置信号与参考时钟信号同步;延迟单元,其连接至重置传输单元,并配置为延迟同步重置信号;并发重置生成单元,其连接至延迟单元,并配置为接收延迟的同步重置信号以及第一和第二对准信号,并生成与所述第一时钟信号的脉冲对准的第一重置信号和与所述第二时钟信号的脉冲对准的第二重置信号;以及连接至该同步重置单元以接收该第一及第二重置信号的计数器重置单元(75),其中该计数器重置单元配置为基于所述第一和第二重置信号的其中一个来重置加载计数器并且基于所述第一和第二重置信号的另一个来重置卸载计数器。
地址 美国加利福尼亚州