发明名称 |
逐条添加边算法的多进制低密度奇偶校验码编译码方法 |
摘要 |
本发明公开了一种基于逐条添加边算法的多进制低密度奇偶校验码编译码方法,包括编码部分和对应的译码部分,它采用PEG设计方式完成对多进制LDPC码的编码设计,采用等效变换,并与傅立叶变换相结合实现多进制LDPC码的译码,显著改善多进制LDPC码的误码率性能,降低译码的复杂度,且性能损失在可以接受范围内。将其使用在数字通信系统中的中短帧传输条件下,显著优越于常规的随机构造的LDPC码的性能。 |
申请公布号 |
CN1697330A |
申请公布日期 |
2005.11.16 |
申请号 |
CN200510057105.1 |
申请日期 |
2005.06.06 |
申请人 |
重庆市成鑫机电制造有限公司 |
发明人 |
王琳;黎勇;徐位凯;陈岗 |
分类号 |
H03M13/11;H03M13/00;H04L1/00 |
主分类号 |
H03M13/11 |
代理机构 |
重庆华科专利事务所 |
代理人 |
康海燕 |
主权项 |
1、逐条添加边算法的多进制低密度奇偶校验码编译码方法,包括编码部分和对应的译码部分,方法是采用逐条添加边即PEG算法进行多进制低密度奇偶校验即LDPC码的编码,获得稳定的而且最小环长较长的Taner图,同时采用等效变换并与傅立叶变换相结合进行多进制LDPC码的译码。 |
地址 |
400044重庆市沙坪坝区重庆大学新华村130-4-2 |