发明名称 控制内插方向之方法与相关装置
摘要 本发明提供一种用来控制一待内插像素之内插方向之方法与相关装置。该待内插像素须内插于一影像中两列之间,该两列即一第一列与一第二列,而该影像具有复数个以矩阵格式排列之像素。该方法具有计算复数个第一水平像素值差与复数个第二水平像素值差,每一第一水平像素值差系为两个位于该第一列之像素之值的差异,每一第二水平像素值差系为两个位于该第二列之像素之值的差异。该方法另具有比较该复数个第一水平像素值差与一第一门槛值,且比较该复数个第二水平像素值差与一第二门槛值,以控制该内插方向是否正交于该第一列与该第二列。
申请公布号 TWI243597 申请公布日期 2005.11.11
申请号 TW093120887 申请日期 2004.07.13
申请人 联发科技股份有限公司 发明人 李元仲
分类号 H04N5/14 主分类号 H04N5/14
代理机构 代理人 许锺迪 台北县永和市福和路389号5楼
主权项 1.一种用来控制一待内插像素之内插方向之方法,该待内插像素须内插于一影像中之一第一列与一第二列之间,该影像具有复数个以矩阵格式排列之像素,该方法包含有:(a)计算复数个第一水平像素値差与复数个第二水平像素値差,每一第一水平像素値差系为两个位于该第一列之像素之値的差异,每一第二水平像素値差系为两个位于该第二列之像素之値的差异,其中该复数个第一水平像素値差与该复数个第二水平像素値差系分别对应该影像以该待内插像素为原点之两相对象限;以及(b)比较该复数个第一水平像素値差与一第一门槛値,且比较该复数个第二水平像素値差与一第二门槛値,以控制该内插方向是否正交(orthogonal)于该第一列与该第二列。2.如申请专利范围第1项之方法,其中步骤(b)依据至少下列步骤(b-1)、(b-2)、与(b-3)之一来控制该内插方向是否正交于该第一列与该第二列:(b-1)若任一第一水平像素値差大于该第一门槛値且任一第二水平像素値差大于该第二门槛値,控制该内插方向不正交于该第一列与该第二列,否则,控制该内插方向正交于该第一列与该第二列;(b-2)若无一第一水平像素値差大于该第一门槛値或无一第二水平像素値差大于该第二门槛値,控制该内插方向正交于该第一列与该第二列,否则,控制该内插方向不正交于该第一列与该第二列;以及(b-3)若任一第一水平像素値差大于该第一门槛値且任一第二水平像素値差大于该第二门槛値,控制该内插方向不正交于该第一列与该第二列,若无一第一水平像素値差大于该第一门槛値或无一第二水平像素値差大于该第二门槛値,控制该内插方向正交于该第一列与该第二列。3.如申请专利范围第1项之方法,其另包含有:依据一方向性内插程序产生该待内插像素之内插方向。4.如申请专利范围第1项之方法,其中该第一门槛値等于该第二门槛値。5.如申请专利范围第1项之方法,其中该第一列与该第二列相邻。6.如申请专利范围第5项之方法,其中:步骤(a)另包含有计算复数个第三水平像素値差与复数个第四水平像素値差,每一第三水平像素値差系为两个位于一第三列之像素之値的差异,每一第四水平像素値差系为两个位于一第四列之像素之値的差异,其中该复数个第三水平像素値差与该复数个第四水平像素値差系分别对应该影像以该待内插像素为原点之两相对象限;以及步骤(b)另包含有比较该复数个第三水平像素値差与一第三门槛値,且比较该复数个第四水平像素値差与一第四门槛値,以控制该内插方向是否正交于该第一、第二、第三、与第四列。7.如申请专利范围第6项之方法,其中该第一列与该第二列位于该第三列与该第四列之间。8.如申请专利范围第7项之方法,其中该第一、第二、第三、与第四列系对应四个连续的列。9.如申请专利范围第1项之方法,其中:步骤(a)另包含有计算复数个第三水平像素値差与复数个第四水平像素値差,每一第三水平像素値差系为两个位于一第三列之像素之値的差异,每一第四水平像素値差系为两个位于一第四列之像素之値的差异,其中该复数个第三水平像素値差与该复数个第四水平像素値差系分别对应该影像以该待内插像素为原点之两相对象限;以及步骤(b)另包含有比较该复数个第三水平像素値差与一第三门槛値,且比较该复数个第四水平像素値差与一第四门槛値,以控制该内插方向是否正交于该第一、第二、第三、与第四列。10.如申请专利范围第1项之方法,其中步骤(a)以一重复使用之像素与其它位于该第一列之像素计算该复数个第一水平像素値差。11.如申请专利范围第1项之方法,其中步骤(a)以一重复使用之像素与其它如位于该第二列之像素计算该复数个第二水平像素値差。12.如申请专利范围第1项之方法,其中步骤(a)所计算之每一第一水平像素値差系为两相邻像素之値的差异。13.如申请专利范围第1项之方法,其中步骤(a)所计算之每一第一水平像素値差系为两相邻像素之値的差异,且步骤(a)所计算之每一第二水平像素値差系为两相邻像素之値的差异。14.一种用来控制一待内插像素之内插方向之装置,该待内插像素须内插于一影像中之一第一列与一第二列之间,该影像具有复数个以矩阵格式排列之像素,该装置包含有:一运算单元,用来计算复数个第一水平像素値差与复数个第二水平像素値差,每一第一水平像素値差系为两个位于该第一列之像素之値的差异,每一第二水平像素値差系为两个位于该第二列之像素之値的差异,其中该复数个第一水平像素値差与该复数个第二水平像素値差系分别对应该影像以该待内插像素为原点之两相对象限;以及一处理单元,电连接于该运算单元,用来控制该内插方向,该处理单元比较该复数个第一水平像素値差与一第一门槛値,且比较该复数个第二水平像素値差与一第二门槛値,以控制该内插方向是否正交(orthogonal)于该第一列与该第二列。15.如申请专利范围第14项之装置,其中该处理单元依据至少下列步骤(a-1)、(a-2)、(a-3)之一来控制该内插方向是否正交于该第一列与该第二列:(a-1)若任一第一水平像素値差大于该第一门槛値且任一第二水平像素値差大于该第二门槛値,控制该内插方向不正交于该第一列与该第二列,否则,控制该内插方向正交于该第一列与该第二列;(a-2)若无一第一水平像素値差大于该第一门槛値或无一第二水平像素値差大于该第二门槛値,控制该内插方向正交于该第一列与该第二列,否则,控制该内插方向不正交于该第一列与该第二列;以及(a-3)若任一第一水平像素値差大于该第一门槛値且任一第二水平像素値差大于该第二门槛値,控制该内插方向不正交于该第一列与该第二列,若无一第一水平像素値差大于该第一门槛値或无一第二水平像素値差大于该第二门槛値,控制该内插方向正交于该第一列与该第二列。16.如申请专利范围第14项之装置,其中该装置系耦接于一方向性内插单元,且该处理单元依据该方向性内插单元所产生之暂时方向产生该待内插像素之内插方向。17.如申请专利范围第16项之装置,其中该运算单元与/或该处理单元系设置于该方向性内插单元。18.如申请专利范围第14项之装置,其中该运算单元与该处理单元系整合于一模组。19.如申请专利范围第14项之装置,其中:该运算单元能计算复数个第三水平像素値差与复数个第四水平像素値差,每一第三水平像素値差系为两个位于一第三列之像素之値的差异,每一第四水平像素値差系为两个位于一第四列之像素之値的差异,其中该复数个第三水平像素値差与该复数个第四水平像素値差系分别对应该影像以该待内插像素为原点之两相对象限;以及该处理单元能比较该复数个第三水平像素値差与一第三门槛値,且比较该复数个第四水平像素値差与一第四门槛値,以控制该内插方向是否正交于该第一、第二、第三、与第四列。20.一种用来决定一被指定之像素之内插方向之方法,该被指定之像素系位于一影像中之一第一列水平像素与一第二列水平像素之间,该方法包含有:(a)取得代表该第一列水平像素中之复数对像素之差异之复数个第一値,以及取得代表该第二列水平像素中之复数对像素之差异之复数个第二値;以及(b)比较该复数个第一値与一第一门槛値,且比较该复数个第二値与一第二门槛値,以决定该内插方向是否正交(orthogonal)于该第一列与该第二列。21.如申请专利范围第20项之方法,其中该复数个第一値系透过计算该第一、第二列水平像素之亮度或色彩而取得。22.如申请专利范围第20项之方法,其中步骤(b)依据至少下列步骤(b-1)、(b-2)、与(b-3)之一来决定该内插方向是否正交于该第一列与该第二列:(b-1)若任一第一水平像素値差大于该第一门槛値且任一第二水平像素値差大于该第二门槛値,控制该内插方向不正交于该第一列与该第二列,否则,控制该内插方向正交于该第一列与该第二列;(b-2)若无一第一水平像素値差大于该第一门槛値或无一第二水平像素値差大于该第二门槛値,控制该内插方向正交于该第一列与该第二列,否则,控制该内插方向不正交于该第一列与该第二列;以及(b-3)若任一第一水平像素値差大于该第一门槛値且任一第二水平像素値差大于该第二门槛値,控制该内插方向不正交于该第一列与该第二列,若无一第一水平像素値差大于该第一门槛値或无一第二水平像素値差大于该第二门槛値,控制该内插方向正交于该第一列与该第二列。图式简单说明:第1图为习知方向性内插方法所内插的影像的一部分的象徵性示意图。第2图为习知不同的方向性内插方法所内插的影像的一部分的象徵性示意图。第3图为习知方向性内插方法所内插的影像的一部分的象徵性示意图。第4图为依据本发明的一实施例之像素内插的方法的流程图。第5图为依据该实施例之视讯处理装置的方块示意图。第6图为本发明用于一储存单元中之像素资料的运算函数的一第一象徵性示意图。第7图为本发明用于一储存单元中之像素资料的运算函数的一第二象徵性示意图。第8图为本发明用于一储存单元中之像素资料的运算函数的一第三象徵性示意图。
地址 新竹县新竹科学工业园区创新一路1之2号5楼