发明名称 一种具有迟滞值的输入接受器及其构建方法及集成电路
摘要 本发明涉及一种具有迟滞值的输入接受器,包括:差动放大器,其具有用以接受输入信号的第一输入端,连接至参考节点的第二输入端,以及提供第一输出信号的输出端,此第一输出信号具有分别用以指示所述输入信号的状态第一状态及第二状态;参考电路,其提供参考节点并产生在标称阈压值的参考信号;及堆栈装置,其连接至差动放大器的输出端及参考节点,并根据第一输出信号,与输入信号相反的方向,在上阈值电压及下阈值电压之间调整参考信号。本发明中具有迟滞值输入接受器,具有较高的噪声免疫力,可以承受更高的噪声,而仍能在总线操作电压维持正确逻辑运算,且无现有使用迟滞值装置的降低速度、增加耗能及额外的总线负担等缺点。
申请公布号 CN1691044A 申请公布日期 2005.11.02
申请号 CN200410102608.1 申请日期 2004.12.24
申请人 威盛电子股份有限公司 发明人 詹姆斯·R·伦伯格
分类号 G06G7/78;H03K19/00 主分类号 G06G7/78
代理机构 北京律诚同业知识产权代理有限公司 代理人 梁挥;徐金国
主权项 1、一种具有迟滞值的输入接受器,其特征在于,包括:一差动放大器,其具有用以接受一输入信号的一第一输入端,连接至一参考节点的一第二输入端,以及提供一第一输出信号的一输出端,此第一输出信号具有分别用以指示所述输入信号的状态第一状态及第二状态;一参考电路,其提供所述参考节点并产生一在标称阈压值的参考信号;及一堆栈装置,其连接至所述差动放大器的输出端及所述参考节点,并根据所述第一输出信号,与所述输入信号相反的方向,在上阈值电压及下阈值电压之间调整所述参考信号。
地址 台湾省台北县