发明名称 支持处理器上的多并发执行上下文的体系结构
摘要 多线程允许跨越多个硬件上下文的指令执行,而无需软件上下文切换。这可以获得低功耗、增加的吞吐量以及更高的性能。本发明描述了一种体系结构,藉此可以由在多线程处理器上运行的线程来初始化和控制该处理器。
申请公布号 CN1685315A 申请公布日期 2005.10.19
申请号 CN03818621.7 申请日期 2003.05.30
申请人 英特尔公司 发明人 迈克尔·W·莫罗;丹尼斯·奥康纳;史蒂夫·斯特拉茨达斯
分类号 G06F9/46 主分类号 G06F9/46
代理机构 北京英特普罗知识产权代理有限公司 代理人 齐永红
主权项 1.一种提供多线程计算机处理的方法,所述方法包括:将寄存器专用于控制多个处理线程的运行和冻结,所述寄存器可由所述多个处理线程中的每一个访问;通过将第一预定值写入所述寄存器的一个或多个特定位,使一个处理线程运行;以及通过将第二预定值写入所述寄存器的一个或多个其他特定位,冻结该处理线程。
地址 美国加利福尼亚州