发明名称 具有复数个级联连接驱动器IC之显示设备驱动电路DISPLAY APPARATUS DRIVE CIRCUIT HAVING A PLURALITY OF CASCADE CONNECTED DRIVER ICS
摘要 本发明系为了防止供应给一驱动器IC之时脉与资料之间产生时间差。驱动器1011系具有一相位调整电路201,其经由输入端而接收时脉与控制器103所输出之资料、以调整成百分之五十之工作比的时脉闩锁住所接收之资料、并输出当作已相位调整的信号,并以具有已调整工作比的时脉延迟达(π/2)的延迟时脉与百分之五十之工作比的时脉加以同步化,俾能进一步闩锁住含有闩锁资料的资料。
申请公布号 TWI240908 申请公布日期 2005.10.01
申请号 TW093101898 申请日期 2004.01.28
申请人 NEC电子股份有限公司 发明人 赤堀英树
分类号 G09G3/36 主分类号 G09G3/36
代理机构 代理人 周良谋 新竹市东大路1段118号10楼;周良吉 新竹市东大路1段118号10楼
主权项 1.一种显示设备驱动电路,具有一相位调整电路,其位在基于已输入的时脉与资料而驱动一显示设备的一驱动器之中,其中该相位调整电路包含:一第一同步延迟电路,用以调整该已输入的时脉之一能率且将其当作一第一时脉加以输出;一第二同步延迟电路,用以使该已调整的时脉延迟达一预定之延迟量且将其当作一第二时脉加以输出;一第一保持电路,回应该第一时脉而用以保持该资料并加以输出;及一第二保持电路,回应该第二时脉而用以保持该第一保持电路所输出之资料并加以输出。2.如申请专利范围第1项之显示设备驱动电路,其中该相位调整电路包含一第三保持电路,其回应该第一时脉而用以保持一启动脉冲并加以输出、及包含一第四保持电路,其回应该第一时脉之一反相信号而用以保持该第三保持电路所输出之启动脉冲并加以输出。3.如申请专利范围第1项之显示设备驱动电路,其中该驱动器更包含一资料闩锁电路,回应该相位调整电路所输出之资料与该第一时脉信号而进行操作。4.如申请专利范围第1项之显示设备驱动电路,其中工作比设定在百分之五十的该第一同步延迟电路系输出该已输入的时脉。5.如申请专利范围第2项之显示设备驱动电路,其中延迟达/2的该第二同步延迟电路系输出该第一时脉。6.如申请专利范围第5项之显示设备驱动电路,其中该资料闩锁电路在该第一时脉的一上升缘与一下降缘时吸收资料。7.如申请专利范围第6项之显示设备驱动电路,其中该资料闩锁电路包含一选择器电路,用以交替地输出在该第一时脉之该上升缘时所闩锁之资料与其该下降缘时所闩锁之资料。8.一种显示设备驱动电路,具有复数之驱动器,基于已输入的时脉与资料而驱动显示设备,各驱动器包含:一第一同步延迟电路,用以调整该已输入的时脉之一工作比且将其当作第一时脉加以输出;一第二同步延迟电路,用以使该第一时脉延迟达一预定之延迟量且将其当作第一延迟时脉加以输出;一第一相位调整电路,保持基于该第一时脉与该第一延迟时脉而输入的资料并加以输出;一闩锁电路,回应该第一时脉而保持该已保持并已输出的资料;一第三同步延迟电路,用以重新调整该第一时脉的工作比,且将其当作第二时脉而提供给下一级的驱动器;一第四同步延迟电路,用以使该第二时脉延迟达预定之延迟量并输出第二延迟时脉;及一第二相位调整电路,保持基于该第二时脉与该第二延迟时脉而输入的资料,且输出所保持的资料给该下一级的驱动器。9.如申请专利范围第8项之显示设备驱动电路,更包含一闩锁电路,用以回应该第一时脉而闩锁启动脉冲。10.如申请专利范围第8项之显示设备驱动电路,其中包含一第一闩锁电路,其回应该第一时脉与该第一延迟时脉而闩锁已输入的资料并加以输出。11.如申请专利范围第10项之显示设备驱动电路,其中包含一第二闩锁电路,其回应该第二时脉与该第二延迟时脉而闩锁已输入的资料并加以输出。图式简单说明:图1为本发明之显示设备的系统图。图2为本发明之一实施例的驱动器IC之方块图。图3为本发明之一实施例的相位调整电路之电路图。图4为本发明之一实施例的相位调整电路之信号时序图。图5为本发明之同步延迟电路A的方块图。图6为本发明之同步延迟电路B的方块图。图7为习知驱动器IC的方块图。图8为习知相位调整电路的电路图。
地址 日本