发明名称 动态决定最大和弦数之方法
摘要 一种动态决定最大和弦数之方法,系使用于一电子装置,电子装置具有S个发声器,S之值为正整数。首先,侦测电子装置之运作模式。接着,根据电子装置之运作模式,得到出电子装置之一剩余之运算能力。然后,根据合成一和弦所需之一固定运算能力及剩余之运算能力,决定出一最大和弦数。接着,根据最大和弦数,设定S个发声器中之T个发声器之状态为一开启状态,T之值为正整数,且T之值小于或等于S之值。
申请公布号 TWI238989 申请公布日期 2005.09.01
申请号 TW093114836 申请日期 2004.05.25
申请人 联发科技股份有限公司 发明人 谢郁震;袁帝文
分类号 G10H7/00 主分类号 G10H7/00
代理机构 代理人 林素华 台北市信义区忠孝东路5段510号22楼之2
主权项 1.一种动态决定最大和弦数之方法,系使用于一电子装置,该电子装置具有S个发声器,S之値为正整数,该方法包括:侦测该电子装置之一运作模式;根据该电子装置之该运作模式,得到出该电子装置之一剩余之运算能力;根据合成一和弦所需之一固定运算能力及该剩余之运算能力,决定出一最大和弦数;以及根据该最大和弦数,设定该S个发声器中之T个发声器之状态为一开启状态,T之値为正整数,且T之値小于或等于S之値。2.如申请专利范围第1项所述之方法,其中该电子装置之该运作模式系选自于一待机模式、一通讯建立模式及一应用软体执行模式所组成之群组中任一种。3.如申请专利范围第1项所述之方法,其中该方法系于该设定该S个发声器中之T个发声器之状态为一开启状态之步骤中更包括:当该最大和弦数小于或等于S之値时,设定该T个发声器之状态为该开启状态,T之値等于该最大和弦数。4.如申请专利范围第3项所述之方法,其中该S-T个发声器之状态被设定为一关闭状态。5.如申请专利范围第1项所述之方法,其中该方法系于该设定该S个发声器中之T个发声器之状态为一开启状态之步骤中更包括:当该最大和弦数大于S之値时,设定该S个发声器之状态为该开启状态。6.如申请专利范围第1项所述之方法,其中该开启状态包括一欲播放状态及一播放中状态。7.如申请专利范围第1项所述之方法,其中该电子装置之一最大运算能力为X,该方法于该得到出该剩余之运算能力之步骤中更更包括:侦测该电子装置之该运作模式,以得到出该电子装置维持该运作模式所需的运算能力为Y;以及根据该最大运算能力及该电子装置维持该运作模式所需的运算能力,得到出该剩余之运算能力为X-Y。8.如申请专利范围第7项所述之方法,其中该固定运算能力为M,该方法于该决定出该最大和弦数之步骤中更包括:根据该固定运算能力及该剩余之运算能力,以决定出该最大和弦数为小于或等于(X-Y)/M之値的最大正整数。9.一种可动态决定最大和弦数之电子装置,包括:一系统状态侦测模组,用以侦测该电子装置的一运作模式;一最大和弦数调整模组,根据该系统状态侦测模组所侦测到之该电子装置的该运作模式,得到出该电子装置之一剩余之运算能力,该最大和弦数调整模组系根据合成一和弦所需之一固定运算能力及该剩余之运算能力,决定出一最大和弦数;以及一音源合成器,具有S个发声器,该音源合成器根据该最大和弦数,设定该S个发声器中之T个发声器之状态为一开启状态,T之値为正整数,且T之値小于或等于S之値。10.如申请专利范围第9项所述之电子装置,其中该电子装置之该运作模式系选自于一待机模式、一通讯建立模式及一应用软体执行模式所组成之群组中任一种。11.如申请专利范围第9项所述之电子装置,其中当该音源合成器判断该最大和弦数小于或等于S之値时,该音源合成器系设定该T个发声器之状态为该开启状态,T之値等于该最大和弦数。12.如申请专利范围第11项所述之电子装置,其中该音源合成器系设定该S-T个发声器为一关闭状态。13.如申请专利范围第9项所述之电子装置,其中当该音源合成器判断该最大和弦数大于S之値时,该音源合成器系设定该S个发声器之状态为该开启状态。14.如申请专利范围第9项所述之电子装置,其中该开启状态包括一欲播放状态及一播放中状态。15.如申请专利范围第9项所述之电子装置,其中当该电子装置之一最大运算能力为X且该固定运算能力为M时,该最大和弦数调整模组系根据该系统侦测模组所侦测到之该电子装置的该运作模式,以得到出该电子装置维持该运作模式所需的运算能力为Y,该最大和弦调整模组系根据该最大运算能力及该电子装置维持该运作模式所需的运算能力,得到出该剩余之运算能力为X-Y,该最大和弦调整模组根据该固定运算能力及该剩余之运算能力,决定出该最大和弦数为小于或等于(X-Y)/M之値的最大正整数。16.如申请专利范围第9项所述之电子装置,其中当该音源合成器具有一最大和弦数储存模组,该最大和弦数储存模组用以储存该最大和弦数。图式简单说明:第1图绘示乃传统之电子装置之最大和弦数的示意图。第2图绘示乃依照本发明之较佳实施例之可动态调整最大和弦数之电子装置的系统架构图。第3图绘示乃依照本发明之较佳实施例之动态决定最大和弦数之方法的流程图。第4A图绘示乃第2图之电子装置于一待机模式时动态决定最大和弦数的示意图。第4B图绘示乃第2图之电子装置于一通讯建立模式时动态决定最大和弦数的示意图。第4C图绘示乃第2图之电子装置于一应用软体执行模式时动态决定最大和弦数的示意图。
地址 新竹市科学园区创新一路1之2号5楼