发明名称 用任意频率的可用时钟产生时钟的装置和方法
摘要 一种由具有任意频率的时钟信号源(34)产生具有要求频率的时钟信号的装置和方法。本发明的机构通过‘吞咽’或吸收可用频率信号源的时钟周期产生一个平均速率,非常接近所要求的最佳速率。通过加入基于较高速率时钟信号源的计数脉冲来实现准确定时。时钟频率发生器(40)包括备用方式状态机(44)和跳动计算处理器(42)。由跳动计算处理器(42)进行定时计算,备用方式状态机(44)用于产生所要求备用方式时钟脉冲频率。状态机利用计数器来跟踪可用时钟的周期数和产生的备用时钟的周期数。
申请公布号 CN1216470C 申请公布日期 2005.08.24
申请号 CN01116487.5 申请日期 2001.04.04
申请人 德克萨斯仪器股份有限公司 发明人 H·伊兰;O·哈伦;E·贝瑟斯
分类号 H04L7/02 主分类号 H04L7/02
代理机构 上海专利商标事务所有限公司 代理人 钱慰民
主权项 1、一种由可用第二时钟信号产生第一时钟信号的方法,其中第一时间信号具有所需的第一频率,第二时钟信号具有第二频率,所述第二频率大于所述第一频率,其特征在于,所述方法包括以下步骤:通过对预定数量的状态排序来产生第一时钟信号,其中在每个状态期间,吸收了所述第二时钟的第一组多个周期,并将所述第二时钟的第二组多个周期作为所述第一时钟的周期输出;在每次排序结束处,通过将一校正时间间隔加到第一时钟上,来校正在所需第一频率与可用第二频率之间的定时差值,从而使第一时钟的平均频率基本上等于所需第一频率;和计算一补偿间隔,以补偿所述所第一时钟信号在一规定时间间隔内的累积定时跳动,其中,用α表示的预定状态数是根据下式确定的:<img file="C011164870002C1.GIF" wi="388" he="133" />其中,N<sub>AV</sub>表示在一个完整的状态序列中所述第二时钟的时钟周期总数,N<sub>SB</sub>表示在一个完整的状态序列中所述第一时钟的时钟周期总数,F<sub>AV</sub>表示所述第二频率的值,F<sub>SB</sub>表示所述第一频率的值。
地址 美国得克萨斯州