发明名称 | 存储子系统和存储子系统的控制方法 | ||
摘要 | 对各用户分割存储子系统的高速缓存区域,防止用户专用区域之间的干扰。在存储子系统内可以设定多个CLPR。CLPR是可以分割成高速缓存具有的高速缓存区域并使用的用户专用区域。为了管理高速缓存中存储的数据而所需的管理信息根据段或槽位的属性,分配给各CLPR。管理正常状态的段的正常队列(102)以及正常计数器(202)在各CLPR分别设置。非正常队列(103)以及非正常计数器(103)在所有CLPR中公共使用。空闲队列(101)、分类队列(104)以及BIND队列(105)公共适用于所有CLPR,在各CLPR分别只设置各计数器(201、204、205)。 | ||
申请公布号 | CN1652093A | 申请公布日期 | 2005.08.10 |
申请号 | CN200510000220.5 | 申请日期 | 2005.01.05 |
申请人 | 株式会社日立制作所 | 发明人 | 星野幸子;坂口孝;长副康之;杉野升史 |
分类号 | G06F12/08 | 主分类号 | G06F12/08 |
代理机构 | 北京银龙知识产权代理有限公司 | 代理人 | 郝庆芬 |
主权项 | 1.一种存储子系统,具有:多个通道适配器,分别控制与上位装置的数据交接;多个存储设备组,分别提供逻辑存储区域;多个盘适配器,分别控制与上述各存储设备组的数据交接;高速缓存,由上述各通道适配器和上述各盘适配器分别使用;多个高速缓存分区,逻辑分割上述高速缓存构成;控制存储器,存储用于管理上述各高速缓存分区的管理信息,上述管理信息由对上述各高速缓存分区分别设置的分割管理信息、和适用于上述各高速缓存分区的整体的公共管理信息构成。 | ||
地址 | 日本东京都 |