发明名称 |
逻辑模拟硬件仿真器/加速器中的错线自动纠正装置和方法 |
摘要 |
本发明提供一种用于自复原、可重新配置的逻辑仿真系统的方法、装置和程序产品,其中如果信号线在仿真运行期间在仿真电缆中变为错的,那么运行时软件可自动重新配置仿真器重新布线去往错误信号线的数据穿过备用线。这种特征使用户能重新开始仿真运行,而不必重新编译模拟模型以解决硬件错误。 |
申请公布号 |
CN1648905A |
申请公布日期 |
2005.08.03 |
申请号 |
CN200510003759.6 |
申请日期 |
2005.01.11 |
申请人 |
国际商业机器公司 |
发明人 |
托马斯·M·古丁;罗伊·G·马塞尔曼 |
分类号 |
G06F17/50 |
主分类号 |
G06F17/50 |
代理机构 |
北京市柳沈律师事务所 |
代理人 |
黄小临;王志森 |
主权项 |
1.一种逻辑模拟硬件仿真器,包括:模拟模型,包括由具有多个信号线的仿真电缆耦合一个或多个接收仿真处理器的一个或多个源仿真处理器,该多个信号线包括多个规则信号线和一个或多个备用信号线;以及用于控制模拟模型的运行时控制程序,其中检测到规则信号线上的错误后,运行时控制程序将具有错误的规则信号线上的信号重新分配给一个或多个备用信号线。 |
地址 |
美国纽约州 |