主权项 |
1.一种精确延迟率控制的线路驱动电路,其包含:一延迟率控制电路,用来控制延迟率,其包含:一第一运算放大器,其包含一正输入端,一负输入端,以及一输出端;以及一第二运算放大器,其包含一正输入端连接该第一运算放大器之正输入端,一负输入端连接该第一运算放大器之负输入端,以及一输出端;一第一驱动电路,用来驱动输出信号,其包含:一第一电流源,其包含一第一端连接一电压源,一第二端连接该第一运算放大器之正输入端,以及一控制端经由一第一切换器连接该第一运算放大器之输出端或该电压源;一第二电流源,其一包含一第一端连接该第二运算放大器之正输入端,一第二端连接一接地端,以及一控制端经由一第二切换器连接该第二运算放大器之输出端或该接地端;以及一第二驱动电路,用来设定转态斜率,其包含:一电容,其包含一第一端连接该第一运算放大器之负输入端,以及一第二端连接该接地端;一第三电流源,其包含一第一端连接该电压源,一第二端连接该电容之第一端,以及一控制端经由一第三切换器连接一第一偏压信号源或该电压源;以及一第四电流源,其包含一第一端连接该电容之第一端,一第二端连接该接地端,以及一控制端经由一第四切换器连接一第二偏压信号源或该接地端。2.如申请专利范围第1项所述之线路驱动电路,其中该第一电流源以及该第三电流源系为PMOS电晶体,其汲极为第一端,源极为第二端,闸极为控制端。3.如申请专利范围第1项所述之线路驱动电路,其中该第二电流源以及该第四电流源系为NMOS电晶体,其汲极为第一端,源极为第二端,闸极为控制端。4.如申请专利范围第1项所述之线路驱动电路,其中该第一切换器包含二开关,用来切换该第一电流源之控制端连接该电压源或该第一运算放大器之输出端。5.如申请专利范围第1项所述之线路驱动电路,其中该第二切换器包含二开关,用来切换该第二电流源之控制端连接该接地端或该第二运算放大器之输出端。6.如申请专利范围第1项所述之线路驱动电路,其中该第三切换器包含二开关,用来切换该第三电流源之控制端连接该电压源或该第一偏压信号源。7.如申请专利范围第1项所述之线路驱动电路,其中该第四切换器包含二开关,用来切换该第四电流源之控制端连接该接地端或该第二偏压信号源。8.如申请专利范围第1项所述之线路驱动电路,其另包含一第一电容以及一第一电阻,串联连接于第一运算放大器之正输入端以及输出端之间。9.如申请专利范围第1项所述之线路驱动电路,其另包含一第二电容以及第二电阻,串联连接于第二运算放大器之正输入端以及输出端之间。10.如申请专利范围第1项所述之线路驱动电路,其中该第一运算放大器以及该第二运算放大器系为轨对轨(rail to rail)输入的运算放大器。11.一种控制如申请专利范围第1项所述之线路驱动电路之方法,其包含下列步骤:(a)切换该线路驱动电路中之第一切换器至连接该第一电流源之控制端于该第一运算放大器之输出端;切换该线路驱动电路中之第二切换器至连接连接该第二电流源之控制端于该接地端;切换该线路驱动电路中之第三切换器至连接该第三电流源之控制端于该第一偏压讯号源;以及切换该线路驱动电路中之第四切换器至连接该第四电流源之一控制端于一该接地端;以及(b)切换该线路驱动电路中之第一切换器至连接该第一电流源之控制端于该电压源;切换该线路驱动电路中之第二切换器至连接该第二电流源之控制端于该第二运算放大器之输出端;切换该线路驱动电路中之第三切换器至连接该第二电流源之控制端于该电压源;以及切换该线路驱动电路中之第四切换器至连接该第四电流源之控制端于该第二偏压讯号源。12.如申请专利范围第11项所述之方法,其中步骤(a)及(b)系执行于相异之时段。图式简单说明:图一为本发明线路驱动电路之方块图。图二为本发明线路驱动电路之电路图。图三为本发明线路驱动电路之模拟数据之示意图。图四为图一中偏压信号源的产生电路之示意图。 |