发明名称 | 可支援先进加密标准之加解密装置 | ||
摘要 | 一种可支援先进加密标准之加解密装置,可将次位运算与逆次位元运算加以整合,包括第一矩阵运算器、第一互斥或运算模组、第一多工器、查表运算装置、第二矩阵运算器、第二互斥或运算模组,及第二多工器,第一多工器自第一矩阵运算器和第一互斥或运算模组之输出间择一输出给查表运算装置,第二多工器自第二矩阵运算器和第二互斥或运算模组之输出间择一输出。查表运算装置采用一共用对应表以节省运算资源。此外,上述元件的耦接方式减少了整体关键路径及复杂度,使得此运算模组之速度能有所提高。 | ||
申请公布号 | TW200520496 | 申请公布日期 | 2005.06.16 |
申请号 | TW092134464 | 申请日期 | 2003.12.05 |
申请人 | 财团法人工业技术研究院 | 发明人 | 吕志忠 |
分类号 | H04L9/06;H04L9/28 | 主分类号 | H04L9/06 |
代理机构 | 代理人 | ||
主权项 | |||
地址 | 新竹县竹东镇中兴路4段195号 |