主权项 |
1.一种资讯处理系统之系统频宽显示装置,该系统频宽显示装置包含有:一运算区块,该运算区块与该资讯处理系统之一滙流排连接,该运算区块用以撷取该滙流排之一闪控脉波,并将该闪控脉波与一时脉讯号加以运算后传送至输出端;及一显示区块,该显示区块与该运算区块连接,该显示区块用以接收该系统频宽讯号后加以显示。2.如申请专利范围第1项所述之资讯处理系统之系统频宽显示装置,其中该运算区块更包含有:一低阶运算单元,该低阶运算单元与该闪控脉波及该时脉讯号相接,并于该闪控脉波高于一低阶频宽値时,发出一低阶显示讯号;一中阶运算单元,该中阶运算单元与该闪控脉波及该时脉讯号相接,并于该闪控脉波高于一中阶频宽値时,发出一中阶显示讯号;及一高阶运算单元,该高阶运算单元与该闪控脉波及该时脉讯号相接,并于该闪控脉波高于一高阶频宽値时,发出一高阶显示讯号。3.如申请专利范围第1项所述之资讯处理系统之系统频宽显示装置,其中该显示区块更包含有:一第一显示元件,该第一显示元件与该低阶运算单元连接,该第一显示元件用以接收该低阶显示讯号后产生光源;一第二显示元件,该第二显示元件与该中阶运算单元连接,该第二显示元件用以接收该中阶显示讯号后产生光源;及一第三显示元件,该第三显示元件与该高阶运算单元连接,该第三显示元件用以接收该高阶显示讯号后产生光源。4.如申请专利范围第3项所述之资讯处理系统之系统频宽显示装置,其中该第一显示元件为一发光二极体(LED)。5.如申请专利范围第3项所述之资讯处理系统之系统频宽显示装置,其中该第二显示元件为一发光二极体(LED)。6.如申请专利范围第3项所述之资讯处理系统之系统频宽显示装置,其中该第三显示元件为一发光二极体(LED)。7.如申请专利范围第1项所述之资讯处理系统之系统频宽显示装置,其中该滙流排更为一前置滙流排(Front Side Bus)。8.如申请专利范围第1项所述之资讯处理系统之系统频宽显示装置,其中该滙流排更为一输入输出滙流排(I/O Bus)。9.如申请专利范围第1项所述之资讯处理系统之系统频宽显示装置,其中该滙流排更为一记忆体滙流排(Memory bus)。10.如申请专利范围第1项所述之资讯处理系统之系统频宽显示装置,其中该滙流排更为一连接滙流排(Link bus)。图式简单说明:第1图为本发明资讯处理系统之系统频宽显示装置连接示意图;第2图为本发明资讯处理系统之系统频宽显示装置之时脉关系图;第3图为本发明资讯处理系统之系统频宽显示装置之实施例图;及第4图为本发明资讯处理系统之系统频宽显示装置之实施状态时脉图。 |