发明名称 锁相环电路
摘要 本发明揭示了一种锁相时间短的锁相环(PLL)电路。第一计数器通过对基准信号源的输出进行分频产生一个第一输出信号FR。第二计数器通过对压控振荡器(VCO)电路的输出进行分频产生一个第二输出信号FV。在第二输出信号FV的相位滞后于第一输出信号FR的相位时,控制电路使第一计数器复位。在第二输出信号的相位超前第一输出信号的相位时,控制电路使第二计数器复位。这样,第一和第二计数器执行的计数操作的开始点就得到了同步。
申请公布号 CN1205751C 申请公布日期 2005.06.08
申请号 CN99126510.6 申请日期 1999.12.22
申请人 日本精密电路株式会社 发明人 菊川弘久
分类号 H03L7/08 主分类号 H03L7/08
代理机构 中国国际贸易促进委员会专利商标事务所 代理人 杨国旭
主权项 1.一种锁相环电路,包括:一个产生基准频率信号的源;一个通过对所述基准频率信号进行分频产生一个第一输出信号的第一计数器;一个产生一个VCO输出信号的压控振荡器(VCO)电路;一个通过对所述VCO输出信号进行分频产生一个第二输出信号的第二计数器;一个对所述第一和第二输出信号的相位进行比较的相位比较器电路,所述相位比较器电路在所述第二输出信号的相位滞后于所述第一输出信号的相位时产生一个第一误差信号,所述第一误差信号具有与相位滞后量相对应的脉冲宽度,而所述相位比较器电路在所述第二输出信号的相位超前所述第一输出信号的相位时产生一个第二误差信号,所述第二误差信号具有与相位超前量相对应的脉冲宽度;一个由所述第一和第二误差信号驱动的电荷泵电路;一个将所述电荷泵电路的输出变换成所述控制电压加到所述VCO电路上的低通滤波器;以及一个控制电路,用于复位所述第一计数器或所述第二计数器,所述控制电路包括用于接收所述第一计数器的所述第一输出信号和所述第二计数器的所述第二输出信号的电路,当所述第二输出信号的所述相位滞后于所述第一输出信号的相位时复位所述第一计数器,并且当所述第二输出信号的所述相位超前所述第一输出信号的相位时复位所述第二计数器。
地址 日本东京