发明名称 用于静电放电保护的电源箝位电路
摘要 本发明提供了一种用于提高电源箝位电路的静电放电(ESD)效率的电路,用于在电源节点上发生ESD事件期间吸收较大的电流。本发明的电压箝位电路能够对上述的电源节点提供ESD保护。所述电压箝位电路包括放电晶体管,其在ESD事件期间被一个控制电路控制。所述控制电路响应在被保护的电源节点上提供的电压进行操作。一个实施例采用p沟道MOS晶体管和用于驱动所述晶体管的控制电路。另一个实施例采用n沟道MOS晶体管和用于驱动所述晶体管的控制电路。
申请公布号 CN1205718C 申请公布日期 2005.06.08
申请号 CN99809821.3 申请日期 1999.06.03
申请人 英特尔公司 发明人 T·J·马洛尼;W·坎
分类号 H02H9/04 主分类号 H02H9/04
代理机构 中国专利代理(香港)有限公司 代理人 陈霁;王忠忠
主权项 1.一种电源箝位电路,其包括:和电源节点相连的可开关的电流吸收晶体管;以及和可开关的电流吸收晶体管的控制连接相连的控制电路,所述控制电路包括一个激励电容器,用于在电源节点上发生静电放电事件期间向控制连接提供控制电压,所述控制电压具有在外部提供的电源的电压范围之外的电位。
地址 美国加利福尼亚州