发明名称 数位信号之错误补偿装置及方法
摘要 在本发明相关技术领域中,以往所存在之课题为:藉由将类比信号经ΔΣ(DeltaSigma)调变,若所得到的1位元形式数位信号发生不能订正的错误,便无法顺利进行错误补偿。本发明所采用之解决该课题之方法为:将错误检测及订正电路12连接至1位元形式数位信号之传输路线19。设置重复产生与逻辑1与逻辑0之数字数目相同之插补资料[1010]的插补资料产生器13。若产生不能订正之错误,即利用切换电路14插入插补资料。
申请公布号 TWI233596 申请公布日期 2005.06.01
申请号 TW091114902 申请日期 2002.07.04
申请人 提阿克股份有限公司 发明人 渡边和夫
分类号 G11B20/10;H03M3/02 主分类号 G11B20/10
代理机构 代理人 周良谋 新竹市东大路1段118号10楼
主权项 1.一种数位信号之错误补偿装置,包含: 错误检测及订正机构,其具有如下功能:连接至一 传输路线,该传输路线用以传输含有以1位元表示 类比信号之各取样的1位元形式数位信号与该数位 信号之错误订正资料的信号,并检测该数位信号之 错误产生的功能;于检测出该数位信号之错误时, 根据该错误订正资料,订正该数位信号之该错误的 功能;及判断该数位信号错误之订正是否为可能或 是否已为可能的功能; 插补资料产生机构,用以产生为了插入到该数位信 号之错误发生位置的插补资料,该插补资料含有复 数个逻辑1与复数个逻辑0,并将该逻辑1之数目与逻 辑0之数目设为相等;且将该逻辑1与逻辑0之配置设 定成于将该插补资料转换成类比信号时,可得到具 有超过音频频带之频率的类比信号;及 插补资料配置机构,连接至该错误检测及订正机构 与该插补资料产生机构,当于该错误检测及订正机 构产生显示错误订正为不可能的信号时,将该插补 资料配置于该数位信号之错误发生的位置。 2.如申请专利范围第1项之数位信号之错误补偿装 置,其中: 该插补资料系将其复数个逻辑1与复数个逻辑0配 置成使得在将此插补资料转换为类比信号时之频 率达于20kHz以上。 3.如申请专利范围第1项之数位信号之错误补偿装 置,其中: 该插补资料系自[1010]、[0101]、[1100]、[0011]、[0110] 及[1001]中选出1个或选出1个之整数倍所构成的。 4.如申请专利范围第1项之数位信号之错误补偿装 置,其中: 该数位信号系将类比信号经Delta.Sigma调变而成之 信号。 5.如申请专利范围第1项之数位信号之错误补偿装 置,其中: 该数位信号系以第1既定位元数为单位进行交错; 该插补资料系由第2既定位元数所构成的最小单位 或由此最小单位之整数倍所构成的;及 该第1既定位元数系被设定为与该第2既定位元数 相同或为该第2既定位元数的整数倍。 6.一种错误补偿方法,具有如下步骤: 第1步骤,传输含有以1位元表示类比信号之各取样 的1位元形式数位信号与该数位信号之错误订正资 料的信号; 第2步骤,检测在该第1步骤所传输的该数位信号之 错误; 第3步骤,若于该第2步骤检测出错误,即根据该错误 订正资料以订正该数位信号之错误; 第4步骤,判断于该第3步骤订正该数位信号之错误 是否为可能或是否已为可能;及 第5步骤,若于该第4步骤得到错误之订正为不可能 或已为不可能的判断结果,即于该数位信号之错误 发生位置配置决定逻辑1与逻辑0配置的插补资料, 该插补资料包含复数个逻辑1与复数个逻辑0,且将 该逻辑1之数目与逻辑0之数目设为相等,同时将该 逻辑1与逻辑0之配置设定成于将该插补资料转换 成类比信号时,可得到具有超过音频频带之频率的 类比信号。 图式简单说明: 图1系概略显示Delta.Sigma调变电路的方块图。 图2系概略显示图1之各部状态的波形图。 图3系显示含有依本发明之实施态样之错误补偿电 路之再生装置的方块图。 图4系显示记录媒体之记录格式之1例的图示。 图5系显示依本发明已插补过错误位置之状态的波 形图。 图6系将与PCM方式之前値插补同样方式,对1位元形 式数位信号施以插补之状态,以类比信号之状态显 示的波形图。
地址 日本