发明名称 偏移结合的多芯片半导体器件
摘要 本发明的目的在于以高可靠性的方式结合下部芯片和上部芯片,同时通过相对下部芯片偏移该上部芯片保证用于外部连接引脚区域的足够面积。基板(2)具有布置在其一个表面上的凸起(1),并具有贴装在其另一表面上的第一芯片(3)。当相对第一芯片(3)平行偏移第二芯片(4)时,通过凸起(5、6)结合第二芯片(4)到第一芯片(3)。在第一芯片(3)和第二芯片(4)的结合状态中,第一芯片(3)的一部分和第二芯片(4)的一部分重叠而二者的中心不对准。第二芯片(4)的重心落在第一芯片(3)和第二芯片(4)之间的最外面的凸起所包围的区域内。
申请公布号 CN1622326A 申请公布日期 2005.06.01
申请号 CN200410097385.4 申请日期 2004.11.29
申请人 恩益禧电子股份有限公司 发明人 川野连也;松井聪
分类号 H01L25/00 主分类号 H01L25/00
代理机构 中原信达知识产权代理有限责任公司 代理人 穆德骏;陆弋
主权项 1.一种半导体器件,具有:第一半导体元件和堆叠在其上的第二半导体元件而二者的中心不对准,并且形成在所述第一半导体元件上的电极通过凸起在重叠区域内连接到形成在所述第二半导体元件上的电极,其中所述第二半导体元件的重心落在由结合所述第一半导体元件和所述第二半导体元件的所述凸起的最外面的凸起所包围的第一凸起区域内。
地址 日本神奈川