发明名称 产生与数据信号的跳变相应的第二时钟信号的方法和装置
摘要 介绍了一种基于多个综合器(210)的定时信号产生方案,它允许在高速源同步系统接口中产生(250)精确的数据和选通信号。使用了多个环路时钟信号综合器(例如锁相环、延迟锁定环)(520)来产生多个时钟信号。在这些时钟信号之一的过渡触发数据和选通信号。由于将多个环路锁定时钟信号综合器(520)用于产生时钟信号,可以以最佳的方式或者接近最佳的方式将数据和选通信号对齐。改进的数据和选通信号对齐程度能够改进数据传输速率。
申请公布号 CN1204473C 申请公布日期 2005.06.01
申请号 CN99806110.7 申请日期 1999.05.13
申请人 英特尔公司 发明人 A·伊尔克巴哈;S·M·谭;I·A·杨
分类号 G06F1/12 主分类号 G06F1/12
代理机构 中国专利代理(香港)有限公司 代理人 邹光新;王忠忠
主权项 1.一种电路,包括:被耦合用于接收系统时钟信号的主时钟信号合成器,该主时钟信号合成器用于产生核心时钟信号;与主时钟信号合成器相耦合的总线时钟信号产生逻辑电路,该总线时钟信号产生逻辑电路至少部分地基于核心时钟信号来产生总线时钟信号;与总线时钟信号产生逻辑电路相耦合的第二时钟信号合成器,第二时钟信号合成器至少部分地基于总线时钟信号来产生第二时钟信号,所述第二时钟信号在一个时钟信号周期内具有第一跳变和第二跳变;和与第二时钟信号合成器相耦合的选通信号产生逻辑电路,该选通信号产生逻辑电路用于产生选通信号,该选通信号的跳变与第二时钟信号周期的第一跳变相对应;被耦合用于接收第二时钟信号并提供数据信号的数据输出电路,所述数据信号的跳变与第二时钟信号周期的第二跳变相对应;被耦合用于接收核心时钟信号从而控制核心时钟信号与系统时钟信号之比的时钟比率电路。
地址 美国加利福尼亚州