发明名称 可靠上电复位装置
摘要 一种可靠上电复位装置,包括延时电路、隔离驱动器、可控隔离驱动器、看门狗芯片以及上拉电阻,其特征在于,所述延时电路的输出端接所述隔离驱动器的输入端,并经所述隔离驱动器后,变成标准逻辑电平,并送至所述可控隔离驱动器的控制端,所述看门狗芯片的输出端接所述可控隔离驱动器的输入端,所述可控隔离驱动器输出端接所述上拉电阻和所述上电复位电路板上各芯片的复位脚;本实用新型在电路板上利用延时电路和可控隔离驱动器,保证电路板上电时供电电压达到标准工作电压后才对各芯片复位,提高了上电处理流程可靠性和成功率,简化了电路板上电处理流程。
申请公布号 CN2703362Y 申请公布日期 2005.06.01
申请号 CN200320112065.2 申请日期 2003.10.29
申请人 中兴通讯股份有限公司 发明人 戴庆军
分类号 H04B1/00 主分类号 H04B1/00
代理机构 天津市北洋有限责任专利代理事务所 代理人 李素兰
主权项 1.一种可靠上电复位装置,包括延时电路、隔离驱动器、可控隔离驱动器、看门狗芯片以及上拉电阻,其特征在于:延时电路,用于延缓在电路板上电过程中隔离驱动器的输入信号的变化;隔离驱动器,用于隔离延时电路的输出信号与带控制端的隔离驱动器的控制端信号;可控隔离驱动器,在激活状态下驱动看门狗芯片提供的信号,并且将所述信号输出给电路板上各芯片;看门狗芯片,用于在电路板上电过程中输出具有低电平复位信号;上拉电阻,用于为电路板上各芯片复位管脚提供高电平;所述延时电路的输出端接所述隔离驱动器的输入端,并经所述隔离驱动器后,变成标准逻辑电平,并送至所述可控隔离驱动器的控制端,所述看门狗芯片的输出端接所述可控隔离驱动器的输入端,所述可控隔离驱动器输出端接所述上拉电阻和所述上电复位电路板上各芯片的复位脚。
地址 518057广东省深圳市南山区高新技术产业园科技南路中兴通讯大厦A座6层