主权项 |
1.一种电场发光(EL)显示电路,系具备: 藉由因应有关于发光量之资料的电压、电流而依 序驱动之资料线; 将因应有关于发光量之资料的电压、电流予以依 序切换而供给至该资料线之切换电路; 连接于前述资料线,使根据因应有关于前述发光量 之资料的电压、电流的充电电压依序予以保持的 电压保持电路; 根据依据保持于该电压保持电路之电流的充电电 压而产生驱动电流之驱动电流产生元件;以及 藉由来自该驱动电流产生元件之电流而驱动之电 场发光(EL)元件。 2.一种电场发光(EL)显示电路,系具备: 产生因应供给至闸极之电压之驱动电流的驱动电 晶体; 藉由来自该驱动电晶体之驱动电流而驱动之电场 发光(EL)元件; 在前述驱动电晶体与EL元件之间,控制是否将来自 驱动电晶体之驱动电流供给至EL元件之驱动电流 控制电晶体; 一端连接于驱动电晶体与驱动电流控制电晶体之 连接部,而另一端连接于资料线之第1写入控制电 晶体; 一端连接于资料线而另一端连接于驱动电晶体之 闸极之第2写入电晶体;以及 连接于前述驱动电晶体之闸极,且保持该闸极之电 压之保持电容, 其中, 因应有关发光量之资料之资料电压及资料电流系 依序供给至前述资料线, 且在将前述控制电晶体及第1写入电晶体切断,并 对前述资料线供给资料电压之状态下,将前述第2 写入电晶体导通,再将电压资料写入前述保持电容 , 其次对资料线供给资料电流之外,并同时将前述第 1写入电晶体导通,再透过驱动电晶体、第1写入电 晶体,将资料电流流动于资料线,并藉此而透过第2 写入电晶体,将与资料电流相对应之电压写入保持 电容, 接着并藉由将第1及第2写入电晶体切断,并将控制 电晶体导通,使驱动电晶体产生因应写入于保持电 容之电压的驱动电流,且将此透过控制电晶体而供 给至EL元件并使EL元件发光。 3.一种电场发光(EL)显示电路,系具备: 藉由因应有关于发光量之资料的电压、电流而依 序驱动之资料线; 将因应有关于发光量之资料的电压、电流予以依 序切换而供给至该资料线之切换电路; 连接于前述资料线,使根据因应有关于前述发光量 之资料的电压、电流的充电电压依序予以保持的 电压保持电路; 根据依据保持于该电压保持电路之电流的充电电 压而产生驱动电流之驱动电流产生元件;以及 藉由来自该驱动电流产生元件之电流而驱动之电 场发光(EL)元件, 同时,该电场发光(EL)显示电路,系于配置成矩阵状 的各画素中包括有电场发光(EL)元件,且控制各画 素之发光而进行显示者, 其中,对应各行而配置复数条的资料线,且将该复 数条的资料线以行方向依序连接每个画素, 并将有关于行方向之画素的显示资料,从复数条资 料线予以依序供给。 4.一种电场发光(EL)显示电路,系具备: 产生因应供给至闸极之电压之驱动电流的驱动电 晶体; 藉由来自该驱动电晶体之驱动电流而驱动之电场 发光(EL)元件; 在前述驱动电晶体与EL元件之间,控制是否将来自 驱动电晶体之驱动电流供给至EL元件之驱动电流 控制电晶体; 一端连接于驱动电晶体与驱动电流控制电晶体之 连接部,而另一端连接于资料线之第1写入控制电 晶体; 一端连接于资料线而另一端连接于驱动电晶体之 闸极之第2写入电晶体;以及 连接于前述驱动电晶体之闸极,且保持该闸极之电 压之保持电容, 其中, 因应有关发光量之资料之资料电压及资料电流系 依序供给至前述资料线, 且在将前述控制电晶体及第1写入电晶体切断,并 对前述资料线供给资料电压之状态下,将前述第2 写入电晶体导通,再将电压资料写入前述保持电容 , 其次对资料线供给资料电流之外,并同时将前述第 1写入电晶体导通,再透过驱动电晶体、第1写入电 晶体,将资料电流流动于资料线,并藉此而透过第2 写入电晶体,将与资料电流相对应之电压写入保持 电容, 接着并藉由将第1及第2写入电晶体切断,并将控制 电晶体导通,使驱动电晶体产生因应写入于保持电 容之电压的驱动电流,且将此透过控制电晶体而供 给至EL元件并使EL元件发光, 同时,该电场发光(EL)显示电路,系于配置成矩阵状 的各画素中包括有电场发光(EL)元件,且控制各画 素之发光而进行显示者, 其中,对应各行而配置复数条的资料线,且将该复 数条的资料线以行方向依序连接每个画素, 并将有关于行方向之画素的显示资料,从复数条资 料线予以依序供给。 5.如申请专利范围第4项之电场发光(EL)显示电路, 其中,前述复数条的资料线系可分别切换有关于显 示资料之资料电压及资料电流两方而进行供给,并 对于各画素依序供给资料电压与资料电流而控制 各画素的显示。 6.如申请专利范围第5项之电场发光(EL)显示电路, 其中,系以对应于各列而设置2条控制线,同时并于 各画素设置由该2条控制线所控制的复数个电晶体 ,且藉由前述2条控制线,来控制资料电压对于各画 素的写入以及资料电流对于各画素的写入。 图式简单说明: 第1图系显示实施形态之画素电路之构成图。 第2图系用以说明实施形态之动作之控制时脉的时 序图。 第3图系说明Vope之图。 第4图系显示实施形态之周边电路之构成图。 第5图系显示习知之间接指定之画素电路之构成图 。 第6图系显示习知之直接指定之画素电路之构成图 。 |