发明名称 ∑-△调制器电路之加法电路
摘要 将切换电容∑-Δ调制器电路之输入信号前馈至该∑-Δ调制器电路之量化电路(50)之信号输入处之总和点或节点系需信号(V<SUB>1</SUB>,V<SUB>2</SUB>)进一步相加。为此目的,加法电路包含储存电容器(21,22)及切换装置(11,12),该储存电容器系于第一时钟相位期间经由将被相加之电压信号(V<SUB>1</SUB>,V<SUB>2</SUB>)来充电。在第二时钟相位期间,该储存电容器(21,22)系被并联而产生电荷均衡。电荷均衡后,跨越该被并联储存电容器(21,22)之电压降系等于除比例因子外之将被添加信号(V<SUB>1</SUB>,V<SUB>2</SUB>)之总和。
申请公布号 CN1617093A 申请公布日期 2005.05.18
申请号 CN200410078498.X 申请日期 2004.09.10
申请人 因芬尼昂技术股份公司 发明人 R·加格;M·恩维斯;A·维斯鲍尔
分类号 G06F7/50;H03M3/02 主分类号 G06F7/50
代理机构 中国专利代理(香港)有限公司 代理人 程天正;张志醒
主权项 1.用于添加将被添加之第一信号至将被添加之进一步信号之加法电路,其中该加法电路系包含一第一储存电容器,至少一进一步储存电容器及切换装置,其中该加法电路系以第一时钟相位期间,各该将被添加之信号系藉由充电该储存电容器而被储存于各储存电容器中,且其中第二时钟相位期间,该储存电容器系藉由该切换装置被并联,因此储存电容器间将发生电荷均衡,结果电荷均衡后,跨越该被并联储存电容器之电压降系形成该加法电路之输出信号之方式来配置。
地址 联邦德国慕尼黑
您可能感兴趣的专利