发明名称 Verzögerungsschaltung und Verzögerungssynchronisationsschleifenvorrich- tung
摘要 Eine Verzögerungsschaltung hat eine erste Verzögerungsleitungsschaltung mit einer Anzahl von Stufen von Verzögerungseinheiten (101 bis 110), eine zweite Verzögerungsleitungsschaltung mit einer Anzahl von Stufen von Verzögerungseinheiten (111 bis 121), eine Anzahl von Transferschaltungen (131 bis 141), die bei, zugeordnet zu den jeweiligen Stufen der Verzögerungseinheiten (101 bis 110), der ersten Verzögerungsleitungsschaltung vorgesehen sind, wobei die Transferschaltungen den Transfer der Ausgänge der Verzögerungseinheiten der ersten Verzögerungsleitungsschaltung zu den zugehörigen Stufen der Verzögerungseinheiten der zweiten Verzögerungsleitungsschaltung steuern. Die Verzögerungseinheiten der jeweiligen Stufen der ersten Verzögerungsleitungsschaltung invertieren die eingegebenen Signale. Jede Verzögerungseinheit der Stufe der zweiten Verzögerungsleitungsschaltung hat eine Logikschaltung, die ein Ausgangssignal der Tranferschaltung, die der in Frage stehenden Verzögerungseinheit zugeordnet ist, und ein Ausgangssignal der vorhergehenden Stufe empfängt, um ein Ausgangssignal an eine folgende Stufe zu schicken. Das Wirkleistungsverhältnis wird durch unabhängiges Wählen der Anstiegsflanke des Eingangssignals und eines Ausbreitungspfades der Abstiegsflanke variabel gemacht.
申请公布号 DE102004036455(A1) 申请公布日期 2005.05.12
申请号 DE20041036455 申请日期 2004.07.28
申请人 ELPIDA MEMORY, INC. 发明人 TAKAI, YASUHIRO;KOBAYASHI, SHOTARO
分类号 G06F1/10;G11C11/407;G11C11/4076;H03K5/04;H03K5/13;H03L7/081;H03L7/087;(IPC1-7):H03K5/14 主分类号 G06F1/10
代理机构 代理人
主权项
地址