发明名称 共模信号抑制电路及常模信号抑制电路
摘要 一种共模信号抑制电路,具备有:第1绕组(11),插入在导电线(3);第2绕组(12),插入在导电线(4),和经由磁芯(10)耦合到第1绕组(11),经由与第1绕组(11)合作用来抑制共模信号;和第3绕组(13),经由磁芯(10)耦合到第1和第2绕组(11,12)。共模信号抑制电路更具备有逆相信号传送电路(15),连接到第3绕组(13)和连接到导电线(3,4)。逆相信号传送电路(15)检测导电线(3,4)上之共模信号,将对共模信号成为逆相之逆相信号供给到第3绕组(13)。
申请公布号 TWI232038 申请公布日期 2005.05.01
申请号 TW092122235 申请日期 2003.08.13
申请人 TDK股份有限公司 发明人 和崎贤;斋藤义广
分类号 H04B3/54 主分类号 H04B3/54
代理机构 代理人 赖经臣 台北市松山区南京东路3段346号1112室;宿希成 台北市松山区南京东路3段346号1112室
主权项 1.一种共模信号抑制电路,用来抑制在2根导电线以相同相位传输之共模信号,其特征是具备有:第1绕组,插入在指定之第1位置之一方之导电线;第2绕组,插入在与上述第1位置对应之第2位置之另外一方之导电线和耦合到上述第1绕组,经由与上述第1模组合作用来抑制上述共模信号;第3绕组,耦合在上述第1绕组和第2绕组,用来使上述第1绕组和第2绕组之间产生互感;和逆相信号传送装置,连接在上述第3绕组,和连接在与上述第1位置不同之第3位置之上述一方之导电线,更连接在与上述第3位置对应,而且与上述第2位置不同之第4位置之上述另外一方之导电线,用来传送用以抑制上述共模信号之逆相信号;上述共模信号之产生源,除了第1位置和第3位置之间之位置及第2位置和第4位置之间之位置外,当位于比第1和第2位置更接近第3和第4位置时,上述逆相信号传送装置检测共模信号,和将对检测到之共模信号成为逆相之上述逆相信号供给到上述第3绕组,上述第3绕组经由上述第1绕组和第2绕组,将上述逆相信号加入到上述2根导电线;上述共模信号之产生源,除了第1位置和第3位置之间之位置及第2位置和第4位置之间之位置外,当位于比第3和第4位置更接近第1和第2位置时,上述第3绕组检测共模信号,上述逆相信号传送装置将对上述第3绕组所检测到之共模信号成为逆相之上述逆相信号加入到上述2根导电线。2.如申请专利范围第1项之共模信号抑制电路,其中更具备有阻抗元件,在上述2根导电线,被设在第1位置和第3位置之间之位置,及第2位置和第4位置之间之位置,用来减小通过之共模信号之波峰値。3.如申请专利范围第1项之共模信号抑制电路,其中上述逆相信号传送装置具有使共模信号通过用之高通滤波器。4.如申请专利范围第3项之共模信号抑制电路,其中上述高通滤波器包含有电容器。5.如申请专利范围第1项之共模信号抑制电路,其中上述阻抗元件具有:第4绕组,插入在一方之导电线;和第5绕组,插入在另外一方之导电线和耦合到上述第4绕组,经由与上述第4绕组合作用来抑制上述共模信号。6.如申请专利范围第5项之共模信号抑制电路,其中上述第4绕组和第5绕组之各个之电感均为0.3H以上。7.如申请专利范围第1项之共模信号抑制电路,其中上述第1绕组和第2绕组与上述第3绕组之耦合系数为0.7以上。8.一种常模信号抑制电路,用来抑制利用2根导电线传送之在2根导电线之间产生有电位差之常模信号,其特征是具备有:第1电感元件,插入在指定之第1位置之上述一方之导电线;第2电感元件,耦合到上述第1电感元件,用来在与上述第1电感元件之间产生互感;逆相信号产生装置,连接在上述第2电感元件,和连接在与上述第1位置不同之第2位置之上述一方之导电线,用来传送用以抑制常模信号之逆相信号;和阻抗元件,在上述一方之导电线,被设在上述第1位置和上述第2位置之间,用来减小通过之常模信号之波峰値;上述常模信号之产生源,除了第1位置和第2位置之间之位置外,当位于比第1位置更接近第2位置时,上述逆相信号传送装置检测常模信号,和将对检测到之常模信号成为逆相之上述逆相信号供给到上述第2电感元件,上述第2电感元件经由上述第1电感元件,将上述逆相信号加入到上述一方之导电线;上述常模信号之产生源,除了第1位置和第2位置之间之位置外,当位于比第2位置更接近第1位置时,上述第2电感元件检测常模信号,上述逆相信号传送装置将对上述第2电感元件所检测到之常模信号成为逆相之上述逆相信号加入到上述一方之导电线。9.如申请专利范围第8项之常模信号抑制电路,其中上述逆相信号传送装置具有使常模信号通过用之高通滤波器。10.如申请专利范围第9项之常模信号抑制电路,其中上述高通滤波器包含有电容器。11.如申请专利范围第9项之常模信号抑制电路,其中上述高通滤波器包含复合之多个电容器。12.如申请专利范围第8项之常模信号抑制电路,其中上述阻抗元件具有第3电感元件,插入在上述一方之导电线。13.如申请专利范围第12项之常模信号抑制电路,其中上述第3电感元件之电感为0.3H以上。14.如申请专利范围第8项之常模信号抑制电路,其中上述第1电感元件和第2电感元件之耦合系数为0.7以上。图式简单说明:图1为电路图,用来显示本发明之第1实施形态之共模信号抑制电路之基本构成。图2为电路图,用来显示图1所示之共模信号抑制电路之具体构成之一实例。图3为电路图,用来说明利用本发明之第1实施形态之共模信号抑制电路抑制共模信号之原理。图4为电路图,用来说明本发明之第1实施形态之共模信号抑制电路之作用。图5为电路图,用来显示本发明之第2实施形态之共模信号抑制电路之基本构成。图6为电路图,用来显示图5所示之共模信号抑制电路之具体构成之一实例。图7为电路图,用来说明本发明之第2实施形态之共模信号抑制电路之作用。图8为特性图,用来显示对比较例之电路和图6所示之共模信号抑制电路分别模拟所求得之增益之频率特性。图9为特性图,用来显示对比较例之电路和图6所示之共模信号抑制电路分别模拟所求得之增益之频率特性。图10为电路图,用来显示本发明之第3实施形态之常模信号抑制电路之基本构成。图11为电路图,用来显示图10所示之常模信号抑制电路之具体构成之一实例。图12为电路图,用来显示从图11所示之构成中除去第3电感元件后之构成。图13为电路图,用来显示在图11所示之常模信号抑制电路连接有常模信号产生源和负载之电路。图14为特性图,用来显示对比较例之电路和图11所示之常模信号抑制电路分别模拟所求得之增益之频率特性。图15为特性图,用来显示对比较例之电路和图11所示之常模信号抑制电路分别模拟所求得之增益之频率特性。图16为电路图,用来显示本发明之第4实施形态之常模信号抑制电路之构成。图17为电路图,用来显示减小共模之杂讯用之LC滤波器之构成之一实例。图18为电路图,用来显示减小常模之杂讯用之LC滤波器之构成之一实例。
地址 日本