发明名称 并行高速组播通道的硬件实现方法
摘要 本发明提出一种组播报文硬件分发方法,技术方案为:在目前基于IP星型结构的接入交换机基础上,在背板上增加基于并行总线的组播专用通道。主控单板把组播数据流发到专门处理组播的FPGA芯片,进行串并转换,将高速的组播报文数据流转换为低速并行数据信号,经过线路驱动以LVTTL电平经由背板的并行总线同步传输到各业务板,经过业务板的总线驱动和时钟整型、恢复接入业务板FPGA芯片恢复高速组播流数据,根据组播端口表把数据发送到相应的用户端口中。组播端口表可以由主控板通过业务接口对业务板进行配置,也可以在LVTTL的并行组播流中以类似带内传输的方法由主控板FPGA发到业务板FPGA芯片。
申请公布号 CN1610303A 申请公布日期 2005.04.27
申请号 CN200410009741.2 申请日期 2004.11.02
申请人 港湾网络有限公司 发明人 郑晓平;赵昕
分类号 H04L12/04;H04L12/56 主分类号 H04L12/04
代理机构 北京君尚知识产权代理事务所 代理人 俞达成
主权项 1.一种并行高速组播通道的硬件实现方法,其特征在于:在基于IP星型结构的接入交换机背板上增加基于并行总线的组播专用通道;主控单板把组播数据流发送到专门处理组播的FPGA芯片,进行串并转换,将高速的组播报文数据流转换为低速并行数据信号,经过线路驱动以LVTTL电平经由背板的并行总线同步传输到各业务板;经过业务板的总线驱动和时钟整型、恢复接入业务板FPGA芯片恢复高速组播流数据,并且根据组播端口表把数据发送到相应的用户端口中;组播端口表可以由主控板通过业务接口对业务板进行配置;为在背板的并行总线单方向传输GE速率的组播报文,引入了源同步时钟,而且在源端对时钟信号进行了相位控制;在背板进行阻抗匹配;接收端使用PLL电路恢复同步时钟,在提高总线数据速率的同时保证了接收端的信号质量。
地址 100094北京市海淀区上地中关村软件园港湾网络研发基地5150信箱