发明名称 带式电路衬底及使用该衬底的半导体芯片封装
摘要 提供了一种带式电路衬底,该衬底包括由绝缘材料制成的基薄膜和形成在该基薄膜上并含有第一引线和第二引线的连线图案层,其中第一引线连接到靠近半导体芯片的外围排列的电极焊盘,第二引线连接到靠近半导体芯片的中心排列的电极焊盘。提供了一种半导体芯片封装,其包括通过芯片凸起电键合到所述带式电路衬底的半导体芯片。在这种情况下,每根引线被构造为使得其键合到电极焊盘的末端的宽度大于其本体部分的宽度。根据本发明,由于在引线和电极焊盘之间的间距能够更窄,因而能够实现细距半导体器件。
申请公布号 CN1607663A 申请公布日期 2005.04.20
申请号 CN200410083251.7 申请日期 2004.09.29
申请人 三星电子株式会社 发明人 李始勋;姜思尹;金东汉
分类号 H01L23/498;H01L21/60 主分类号 H01L23/498
代理机构 北京市柳沈律师事务所 代理人 陶凤波;侯宇
主权项 1.一种带式电路衬底,包括:一由绝缘材料制成的基薄膜;以及一形成在该基薄膜上并包括第一引线和第二引线的连线图案层,所述第一引线连接到靠近一半导体芯片的外围排列的电极焊盘,所述第二引线连接到靠近该半导体芯片的中心排列的电极焊盘,其中每根所述第一和第二引线被构造为使得其将键合到相应的电极焊盘的末端的宽度大于其本体部分的宽度。
地址 韩国京畿道