发明名称 具有动态耦合之写入磁头电流阻尼
摘要 本发明揭示一种写入磁头电路,具有改进的暂态和稳态反应。该电路包括一个动态耦合的阻尼电路,该阻尼电路在写入信号的暂态期与该写入磁头相耦合,以便实质地减少或消除由写入磁头电缆所产生的过冲(overshoot)。在稳态期或写入资料期,将该阻尼电路由该写入磁头去耦合,以防止在该写入磁头上加上不必要的负载。在较佳具体实施例中,该阻尼电路包括一个与电容串联的电阻,而且该阻尼电路被并联地耦合到该写入磁头上。该电阻实质地减少了供给至该写入磁头的写入信号过冲,而该电容则在稳态期或写入资料期将该电阻由该写入磁头去耦合。
申请公布号 TWI230375 申请公布日期 2005.04.01
申请号 TW090124965 申请日期 2001.10.09
申请人 万国商业机器公司 发明人 詹姆斯 恩尼斯特 玛尔堡;赖利 里洛伊 崔特
分类号 G11B5/00 主分类号 G11B5/00
代理机构 代理人 陈长文 台北市松山区敦化北路201号7楼
主权项 1.一种写入磁头电流阻尼电路,包括:一条与写入磁头相耦合的写入磁头电缆,由该写入磁头和该电缆接收一写入信号;一个被动式阻尼电路,其包含至少一个串联的电阻与电容器,当该写入磁头于该写入信号之暂态期间时,该电容器系耦合该电阻于该写入磁头,而当该写入磁头于该写入信号之稳态期间时,该电容器系解耦合该电阻于该写入磁头。2.如申请专利范围第1项之电路,进一步包括一个向该电缆和该写入磁头供给该写入信号的写入驱动电路。3.如申请专利范围第1项之电路,其中该电缆和该写入磁头的等效电路分别包括一个与电抗性负载相耦合的电感性负载。4.如申请专利范围第1项之电路,其中该写入信号包括一个交替极性的DC信号,而且其中该交替极性之间的转换定义该暂态期。5.如申请专利范围第1项之电路,其中该阻尼电路在该暂态期减小该写入信号的过冲値。6.如申请专利范围第1项之电路,其中该稳态期定义了该写入信号的写入资料期。7.一种写入磁头电流阻尼电路,包括:一个定义电抗负载的写入磁头;一条与该写入磁头相耦合的写入磁头电缆,它定义阻抗性负载,且该写入磁头及该电缆接收了一个写入信号;一个被动式阻尼电路,其包含至少一个串联的电阻与电容器,当该写入磁头于该写入信号之暂态期间时,该电容器系耦合该电阻于该写入磁头,而当该写入磁头于该写入信号之稳态期间时,该电容器系解耦合该电阻于该写入磁头。8.一种用于抑制写入磁头暂态反应的方法,其包括如下步骤:向写入磁头供给一写入信号;使用一个被动式阻尼电路,其包含至少一个串联的电阻与电容器,当该写入磁头于该写入信号之暂态期间时,该电容器系耦合该电阻于该写入磁头,而当该写入磁头于该写入信号之稳态期间时,该电容器系解耦合该电阻于该写入磁头。9.如申请专利范围第7项之电路,进一步包括一个向该电缆和该写入磁头供给该写入信号的写入驱动电路。10.如申请专利范围第7项之电路,其中该电缆和该写入磁头的等效电路分别包括一个与电抗性负载相耦合的电感性负载。11.如申请专利范围第7项之电路,其中该写入信号包括一个交替极性的DC信号,而且其中该交替极性之间的转换定义该暂态期。12.如申请专利范围第7项之电路,其中该阻尼电路在该暂态期大体上消除了该写入信号的过冲値。13.如申请专利范围第7项之电路,其中该稳态期定义了该写入信号的写入资料期。图式简单说明:图1是写入磁头/电缆电路的电路图;图2是先前技艺的写入驱动器磁头和电缆的等效电路;图3是先前技艺的写入驱动器磁头和电缆的另一种等效电路;图4是依据本发明的具有暂态反应电流阻尼电路的写入驱动器磁头和电缆的等效电路图;图5是图2、3和4的等效电路的一组模拟图。
地址 美国