发明名称 | 半导体电路装置 | ||
摘要 | 一种用于连续时间∑Δ调变器之半导体电路装置,可添加模拟输入信号至数字回授信号及量化该被加总信号,包含一电压电流转换电路(10),具有一电阻器梯级之一加法电路(20),具有比较器组件(45)之一量化电路(40),及一数字模拟转换电路(30)。针对各比较器组件(45),其各输入信号系藉由该电阻器梯级之第一串行中之对应分流电阻器(22)前方之分接头及该电阻器梯级之第二串行之对应分流电阻器(22)前方之分接头间之电压来形成。 | ||
申请公布号 | CN1595810A | 申请公布日期 | 2005.03.16 |
申请号 | CN200410078493.7 | 申请日期 | 2004.09.10 |
申请人 | 因芬尼昂技术股份公司 | 发明人 | M·克拉拉;A·迪吉安多梅尼科;A·维斯鲍尔 |
分类号 | H03M3/02;G06F7/50 | 主分类号 | H03M3/02 |
代理机构 | 中国专利代理(香港)有限公司 | 代理人 | 张雪梅;梁永 |
主权项 | 1.半导体电路装置,包含一数字模拟转换电路(30),一加法电路(20),可添加该数字模拟转换电路(30)之输出电流信号当作输入电流信号至至少一进一步输入电流信号,及具有比较器组件(45)之一量化电路(40),其中各例中比较器组件(45)之输入信号系被导源自该加法电路(20)之对应输出信号,且其中该比较器组件(45)之输出信号(OUT1,...,OUTm)系适用为该数字模拟转换电路(30)之数字输入信号(DACin1,...DACinm),其特征在于该加法电路(20)系包含一电阻器梯级,由一第一串行及一第二串行构成,其各包含分流电阻器22之一串联电路,其中各例中该对应比较器组件(45)之该输入信号系被导源自之该加法电路(20)之该输出信号,系藉由该第一串行之对应分流电阻器(22)处之分接头及该第二串行之对应分流电阻器(22)处之分接头间之电压来形成。 | ||
地址 | 联邦德国慕尼黑 |