发明名称 | 具有省电指令的甚大指令字的体系结构 | ||
摘要 | 处理器(100)有用于存储供多个执行单元(160)执行的指令的多个寄存器(120)。这多个寄存器(120)通过分配装置(140)与多个执行单元(160)相连。分配装置(140)有与多个执行单元(160)相连的多个分派单元(144)以及一个连接多个执行单元(120)与多个分派单元(144)的可重新路由的网络—例如数据通信总线(142)。数据通信总线由控制装置(148)控制。分派单元(144)被安排用来检测指令流中的专用指令,专用指令指示多个执行单元(160)中的一个执行单元(160a、160b、160c、160d)的不活动周期的开始。随后,控制单元(148)被通知,并且,作为检测到专用指令的结果,从多个寄存器(120)到多个分派单元(140)的指令流被重新路由。 | ||
申请公布号 | CN1596396A | 申请公布日期 | 2005.03.16 |
申请号 | CN02823521.5 | 申请日期 | 2002.11.20 |
申请人 | 皇家飞利浦电子股份有限公司 | 发明人 | F·佩斯索拉诺 |
分类号 | G06F9/30;G06F9/38 | 主分类号 | G06F9/30 |
代理机构 | 中国专利代理(香港)有限公司 | 代理人 | 程天正;张志醒 |
主权项 | 1.可由专用指令配置的处理器(100),该处理器包含:多个执行单元(160),用于执行多个指令;分配单元(140),用于向多个执行单元(160)分配该多个指令;其特征在于,分配单元(140)被安排用来根据该专用指令向该多个执行单元分配该多个指令。 | ||
地址 | 荷兰艾恩德霍芬 |