发明名称 SDH中支路时钟恢复中的抖动衰减处理装置
摘要 一种SDH中支路时钟恢复中的抖动衰减处理装置,包括:弹性缓存的读/写控制电路,它包括先进先出的弹性缓存器、读地址产生器、写地址产生器和相位差采样电路;步长计算电路,它包括比特泄漏率选择器、码速调整步长选择器和加法器;数字频率综合器,包括加法器、加法器和寄存器。由于本发明采用全数字的方法实现支路时钟恢复抖动衰减处理,把恢复时钟的抖动减小到允许范围,这样由锁相环作进一步的抖动衰减,恢复出满足ITU-T标准的支路时钟。
申请公布号 CN1588837A 申请公布日期 2005.03.02
申请号 CN200410053999.2 申请日期 2004.08.25
申请人 启攀微电子(上海)有限公司 发明人 白建雄;王奇勇;雷飞飞;陈军霞;陈思军;姚炜
分类号 H04L7/10 主分类号 H04L7/10
代理机构 上海专利商标事务所 代理人 章蔚强
主权项 1.一种SDH中支路时钟恢复中的抖动衰减处理装置,其特征在于:包括弹性缓存的读/写控制电路(1)、步长计算电路(2)和数字频率综合器(3),其中:弹性缓存的读/写控制电路(1),包括先进先出的弹性缓存器(101)、读地址产生器(103)、写地址产生器(102)和相位差采样电路(104),分别由读时钟、写时钟在读地址产生器(103)和写地址产生器(102)中产生出读地址和写地址,输出到弹性缓存器(101)完成读写操作,同时读地址、写地址输出到相位差采样电路(104),相位差采样电路(104)在复帧边界采样当前输入的读、写地址,计算出读、写时钟的相位作为泄漏率选择器(201)的输入;步长计算电路(2),包括比特泄漏率选择器(201)、码速调整步长选择器(202)和加法器(203),该比特泄漏率选择器(201)根据相位差采样电路(104)的输入相位差选择当前的比特泄漏率,该码速调整步长选择器(202)根据输入的正负码速调整指示选择出码速调整步长,比特泄漏率和码速调整步长在加法器(203)中的相加输出到数字频率综合器(3),作为频率综合器步长增量;数字频率综合器(3),为一累加器,包括加法器(301)、加法器(303)和寄存器(302),加法器(303)用于完成频率综合器步长的计算,即:加法器(203)的输出即频率综合器步长增量加上频率综合器的步长的初始值,为支路时钟标称频率,且通过寄存器(302)将输入的每个参考时钟的正沿对频率综合器步长在加法器(301)中累加,累加结果自然溢出,而累加器的最高位即为恢复时钟。
地址 201103上海市宜山路1618号D栋4楼