发明名称 |
集成电路及用于微调一集成电路时钟信号的方法和系统 |
摘要 |
本发明提供了一种集成电路及用于微调一集成电路时钟信号的方法和系统,其包括多个可编程时钟相位差缓冲器、一固定相位差逻辑单元、一外部接口及一相位差控制器。每一可编程时钟相位差缓冲器均用以接收一分布时钟信号以提供一对应的内含一编程相位差的区域一时钟信号。该固定相位差逻辑单元则用以致能静态相位差量的永久性编程。该外部接口则用以致能动态相位差量的编程。该相位差控制器则择一使用该多个静态相位差量或是动态相位差量以程控该多个可编程时钟相位差缓冲器。激光利用本发明,可以在测试一元件时,检测出该元件的最佳区域时钟相位差,使得该元件达其最大时钟速率。 |
申请公布号 |
CN1581691A |
申请公布日期 |
2005.02.16 |
申请号 |
CN200410056100.2 |
申请日期 |
2004.08.16 |
申请人 |
智慧第一公司 |
发明人 |
苏瑞叙·阿里哈那;史坦利·何;詹姆斯·R·朗勃格 |
分类号 |
H03K5/22;H03L7/00;G01R25/00;G01R29/02 |
主分类号 |
H03K5/22 |
代理机构 |
隆天国际知识产权代理有限公司 |
代理人 |
王玉双;张浴月 |
主权项 |
1.一种集成电路,包括:多个可编程时钟相位差缓冲器,每一可编程时钟相位差缓冲器均用以接收一分布时钟信号以提供一对应的内含一编程相位差的区域时钟信号;一固定相位差逻辑单元,用以致能多个静态相位差量的永久性编程;一外部接口,用以致能多个动态相位差量的编程;以及一相位差控制器,耦接至该外部接口、该多个可编程时钟相位差缓冲器及该固定相位差逻辑单元,该相位差控制器在该多个静态相位差量及动态相位差量中择一使用,以根据该多个被选中的相位差量来对每一个该多个可编程时钟相位差缓冲器进行编程。 |
地址 |
美国加利福尼亚 |