发明名称 | 用于配置可编程逻辑单元阵列的方法及装置 | ||
摘要 | 一种用于配置包括有那些与FPGA装置相关的可编程逻辑单元的阵列的技术,通过一新颖的基于DRAM的配置控制结构,不仅能实现“飞击式”的可改变芯片和类似装置的重配置,而且在希望时还可是自己修改用于区分该装置的功能性的重配置,以消除当前严重的可重配置性的限制和相关问题,同时能以低成本显著增强系统运行性能。在FPGA内部大量的存储器可供利用和以很小数量的引线进行访问从而使得重配置时间能以明显降低的成本较之传统方法快,例如4个数量级。 | ||
申请公布号 | CN1188948C | 申请公布日期 | 2005.02.09 |
申请号 | CN97198991.5 | 申请日期 | 1997.08.12 |
申请人 | 新拉姆有限责任公司 | 发明人 | 穆凯什·查特 |
分类号 | H03K19/177;G06F15/78 | 主分类号 | H03K19/177 |
代理机构 | 永新专利商标代理有限公司 | 代理人 | 蹇炜 |
主权项 | 1、一种用于配置各自具有受一相关的配置位存储器控制的逻辑功能的可编程逻辑单元的阵列的方法,包括:在一DRAM芯中存储定义多重程序配置的位信息;连接一总线到此阵列使得能以定义所希望配置的位信息对单元的配置位存储器作DRAM行宽装载;和根据一配置命令,由DRAM芯至少一次一行地检索配置位信息,并将这种信息装载进单元的位存储器以控制对应单元逻辑功能来实现所希望的配置编程。 | ||
地址 | 美国马萨诸塞州 |