发明名称 用于锁相环中的保持电路的系统和方法
摘要 描述一种处理输入通信信道中的瞬时中断的锁相环。锁相环能够将通信系统中的输出时钟“保持”在输入数据丢失前的最后输出频率或是与之非常接近的频率上。根据本发明论述的锁相环包括差分相位检测器,它接收输入信号和反馈信号并产生差分输出信号。电子选择器电路与相位检测器的差分输出端耦合,它的输入端响应所述输入信号的检测状态。在锁相环中设有基于运算放大器的环路滤波器电路。电子选择器电路将相位检测器的差分输出提供给运算放大器的一对输入端。压控振荡器与运算放大器的输出端相连,并为锁相环电路提供输出频率。电子选择器电路控制运算放大器的输入,并将压控振荡器的输出频率保持在基本恒定的频率。
申请公布号 CN1187899C 申请公布日期 2005.02.02
申请号 CN00817757.0 申请日期 2000.10.24
申请人 ADC长途电讯有限公司 发明人 J·E·多诺赫
分类号 H03L7/14;H04L7/033 主分类号 H03L7/14
代理机构 中国专利代理(香港)有限公司 代理人 杨凯;陈霁
主权项 1.一种锁相环电路,它包括:差分相位检测器,它接收输入信号和反馈信号,并产生差分输出信号;与所述相位检测器的差分输出端耦合的电子选择器电路,所述电子选择器电路的输入端响应所述输入信号的检测状态;环路滤波器电路,它包括运算放大器,其中所述电子选择器电路将所述相位检测器的所述差分输出提供给所述运算放大器的一对输入端;与所述运算放大器的输出端耦合并为所述锁相环电路提供输出频率的压控振荡器;以及其中所述电子选择器电路用于控制所述运算放大器的输入,从而将所述压控振荡器的输出频率保持在基本恒定的频率。
地址 美国明尼苏达州