发明名称 具双用途记忆体模组插槽之电脑主机板
摘要 本案系为一种电脑主机板,可供一记忆体模组插置,该记忆体模组上可设置一第一类型动态随机存取记忆体晶片或一第二类型动态随机存取记忆体晶片,该电脑主机板上包含:一记忆体模组插槽,供该记忆体模组插置并提供相对应之工作电压;一切换装置,电连接于该记忆体模组插槽,其系因应插置于该记忆体模组插槽上该记忆体模组上所设置之动态随机存取记忆体晶片之类型而改变状态,进而改变该记忆体模组插槽之工作电压与电气介面模式;以及一晶片组,电连接于该等记忆体模组插槽与该切换装置,其系因应该切换装置之状态改变而于一第一类型记忆体操作模式以及一第二类型记忆体操作模式间进行切换。
申请公布号 TWI227410 申请公布日期 2005.02.01
申请号 TW090107111 申请日期 2001.03.26
申请人 矽统科技股份有限公司 发明人 郭志贤
分类号 G06F15/08 主分类号 G06F15/08
代理机构 代理人 蔡清福 台北市中正区忠孝东路1段176号9楼
主权项 1.一种电脑主机板,可供一记忆体模组插置,该记忆体模组上可设置一第一类型动态随机存取记忆体晶片或一第二类型动态随机存取记忆体晶片,该电脑主机板上包含:一记忆体模组插槽,供该记忆体模组插置并提供相对应之工作电压;一切换装置,电连接于该记忆体模组插槽,其系因应插置于该记忆体模组插槽上该记忆体模组上所设置之动态随机存取记忆体晶片之类型而改变状态,进而改变该记忆体模组插槽之工作电压与电气介面模式;以及一晶片组,电连接于该等记忆体模组插槽与该切换装置,其系因应该切换装置之状态改变而于一第一类型记忆体操作模式以及一第二类型记忆体操作模式间进行切换。2.如申请专利范围第1项所述之电脑主机板,插置其上之该记忆体模组系为一184接脚(pin)之记忆体模组。3.如申请专利范围第1项所述之电脑主机板,插置其上之该记忆体模组上可设置之该第一类型动态随机存取记忆体晶片以及该第二类型动态随机存取记忆体晶片系分别为一SDR记忆体晶片以及一DDR记忆体晶片。4.如申请专利范围第1项所述之电脑主机板,其中该记忆体模组插槽系为一184接脚(pin)之记忆体模组插槽。5.如申请专利范围第1项所述之电脑主机板,其中该切换装置包含一跳线接脚阵列,电连接于该记忆体模组插槽与一第二类型电源之间,其系当插置于该记忆体模组插槽上该记忆体模组上所设置之动态随机存取记忆体晶片为第一类型时设定为开路状态,而当插置于该记忆体模组插槽上该记忆体模组上所设置之动态随机存取记忆体晶片为第二类型时设定为闭路状态,进而提供该第二类型电源至该记忆体模组插槽,用以改变该记忆体模组插槽之电气介面模式。6.如申请专利范围第5项所述之电脑主机板,其中该晶片组系侦测该跳线接脚阵列之开闭路状态而于该第一类型记忆体操作模式以及该第二类型记忆体操作模式间进行切换,而该记忆体模组插槽系因应该跳线接脚阵列之开闭路状态而改变其工作电压。7.如申请专利范围第1项所述之电脑主机板,其中该切换装置包含:一侦测器,电连接于该记忆体模组插槽,其系侦测插置于该记忆体模组插槽上该记忆体模组上所设置之动态随机存取记忆体晶片之类型,而发出相对应之控制信号;以及一受控开关组,电连接于该侦测器、该记忆体模组插槽与一额外电源之间,其系当该侦测器所侦测到之动态随机存取记忆体晶片为第一类型时设定为开路状态,而当该侦测器所侦测到之动态随机存取记忆体晶片为第二类型时设定为闭路状态,进而提供该额外电源至该记忆体模组插槽,用以改变该记忆体模组插槽之电气介面模式。8.如申请专利范围第7项所述之电脑主机板,其中该晶片组系因应该侦测器所发出之控制信号而于该第一类型记忆体操作模式以及该第二类型记忆体操作模式间进行切换,而该记忆体模组插槽系因应该该记忆体模组中一接脚上所设定之辨识信号而进行工作电压类型之切换。9.一种电脑主机板,可供一记忆体模组插置,该记忆体模组上可设置一SDR类型动态随机存取记忆体晶片或一DDR类型动态随机存取记忆体晶片,该电脑主机板上包含:一记忆体模组插槽,供该记忆体模组插置并提供相对应之工作电压;一切换装置,电连接于该记忆体模组插槽,其系因应插置于该记忆体模组插槽上该记忆体模组上所设置之动态随机存取记忆体晶片之类型而改变状态,进而改变该记忆体模组插槽之工作电压与电气介面模式;以及一晶片组,电连接于该等记忆体模组插槽与该切换装置,其系因应该切换装置之状态改变而于一SDR类型记忆体操作模式以及一DDR类型记忆体操作模式间进行切换。10.如申请专利范围第9项所述之电脑主机板,插置其上之该记忆体模组系为一184接脚(pin)之记忆体模组。11.如申请专利范围第9项所述之电脑主机板,其中该记忆体模组插槽系为一184接脚(pin)之记忆体模组插槽。12.如申请专利范围第9项所述之电脑主机板,其中该切换装置包含一跳线接脚阵列,电连接于该记忆体模组插槽与一DDR额外电源之间,其系当插置于该记忆体模组插槽上该记忆体模组上所设置之动态随机存取记忆体晶片为SDR类型时设定为开路状态,而当插置于该记忆体模组插槽上该记忆体模组上所设置之动态随机存取记忆体晶片为DDR类型时设定为闭路状态,进而提供该DDR额外电源至该记忆体模组插槽,用以改变该记忆体模组插槽之电气介面模式。13.如申请专利范围第12项所述之电脑主机板,其中该晶片组系侦测该跳线接脚阵列之开闭路状态而于该SDR类型记忆体操作模式以及该DDR类型记忆体操作模式间进行切换,而该记忆体模组插槽系因应该跳线接脚阵列之开闭路状态而改变其工作电压。14.如申请专利范围第9项所述之电脑主机板,其中该切换装置包含:一侦测器,电连接于该记忆体模组插槽,其系侦测插置于该记忆体模组插槽上该记忆体模组上所设置之动态随机存取记忆体晶片之类型,而发出相对应之控制信号;以及一受控开关组,电连接于该侦测器、该记忆体模组插槽与一DDR额外电源之间,其系当该侦测器所侦测到之动态随机存取记忆体晶片为SDR类型时设定为开路状态,而当该侦测器所侦测到之动态随机存取记忆体晶片为DDR类型时设定为闭路状态,进而提供该DDR额外电源至该记忆体模组插槽,用以改变该记忆体模组插槽之电气介面模式。15.如申请专利范围第14项所述之电脑主机板,其中该晶片组系因应该侦测器所发出之控制信号而于该SDR类型记忆体操作模式以及该DDR类型记忆体操作模式间进行切换,而该记忆体模组插槽系因应该该记忆体模组中一接脚上所设定之辨识信号而进行SDR类型工作电压与DDR类型工作电压间之切换。16.一种电脑主机板,可供一记忆体模组插置,该记忆体模组上可设置一第一类型动态随机存取记忆体晶片或一第二类型动态随机存取记忆体晶片,该电脑主机板上包含:一记忆体模组插槽,供该记忆体模组插置并提供相对应之工作电压;一切换装置,电连接于该记忆体模组插槽,其系因应插置于该记忆体模组插槽上该记忆体模组上所设置之动态随机存取记忆体晶片之类型而改变状态,进而改变该记忆体模组插槽之工作电压;以及一晶片组,电连接于该等记忆体模组插槽与该切换装置,其系因应该切换装置之状态改变而于一第一类型记忆体操作模式以及一第二类型记忆体操作模式间进行切换。17.如申请专利范围第16项所述之电脑主机板,插置其上之该记忆体模组系为一184接脚(pin)之记忆体模组。18.如申请专利范围第16项所述之电脑主机板,插置其上之该记忆体模组上可设置之该第一类型动态随机存取记忆体晶片以及该第二类型动态随机存取记忆体晶片系分别为一SDR记忆体晶片以及一DDR记忆体晶片。19.如申请专利范围第16项所述之电脑主机板,其中该记忆体模组插槽系为一184接脚(pin)之记忆体模组插槽。20.如申请专利范围第16项所述之电脑主机板,其中该切换装置为一单一跳线接脚构造,电连接于该晶片组,其系当插置于该记忆体模组插槽上该记忆体模组上所设置之动态随机存取记忆体晶片为第一类型时设定为开路状态,而当插置于该记忆体模组插槽上该记忆体模组上所设置之动态随机存取记忆体晶片为第二类型时设定为闭路状态。21.如申请专利范围第20项所述之电脑主机板,其中该晶片组系侦测该跳线接脚阵列之开闭路状态而于该第一类型记忆体操作模式以及该第二类型记忆体操作模式间进行切换,而该记忆体模组插槽则该跳线接脚阵列之开闭路状态而改变其工作电压。22.如申请专利范围第16项所述之电脑主机板,其中该切换装置为一侦测器,电连接于该记忆体模组插槽与该该晶片组间,其系侦测插置于该记忆体模组插槽上该记忆体模组上所设置之动态随机存取记忆体晶片之类型,而发出相对应之控制信号至该晶片组与该记忆体模组插槽。23.如申请专利范围第22项所述之电脑主机板,其中该晶片组系因应该侦测器所发出之控制信号而于该第一类型记忆体操作模式以及该第二类型记忆体操作模式间进行切换,而该记忆体模组插槽系因应该该记忆体模组中一接脚上所设定之辨识信号而进行工作电压类型之切换。24.一种电脑主机板,可供一记忆体模组插置,该记忆体模组上可设置一第一类型动态随机存取记忆体晶片或一第二类型动态随机存取记忆体晶片,该电脑主机板上包含:一记忆体模组插槽,供该记忆体模组插置;以及一晶片组,电连接于该等记忆体模组插槽,其系因应该记忆体模组之一接脚上所设定之一辨识信号改变而于一第一类型记忆体操作模式以及一第二类型记忆体操作模式间进行切换,并改变该记忆体模组插槽之工作电压。25.如申请专利范围第24项所述之电脑主机板,插置其上之该记忆体模组系为一184接脚(pin)之记忆体模组。26.如申请专利范围第24项所述之电脑主机板,插置其上之该记忆体模组上可设置之该第一类型动态随机存取记忆体晶片以及该第二类型动态随机存取记忆体晶片系分别为一SDR记忆体晶片以及一DDR记忆体晶片。27.如申请专利范围第24项所述之电脑主机板,其中该记忆体模组插槽系为一184接脚(pin)之记忆体模组插槽。图式简单说明:第一图(a):其系168接脚(pin)之记忆体模组外观示意图。第一图(b):其系184接脚(pin)之记忆体模组外观示意图。第二图:其系本案较佳实施例中关于DDR类型动态随机存取记忆体模组之脚位定义表。第三图:其系本案较佳实施例中关于SDR类型动态随机存取记忆体模组之脚位定义表。第四图:其系本案较佳实施例之功能方块示意图。第五图:其系本案较佳实施例中关于切换装置之第一实例功能方块示意图。第六图:其系本案较佳实施例中关于切换装置之第二实例功能方块示意图。第七图(a)(b):其系本案较佳实施例之第三实例以及第四实例之功能方块示意图。
地址 新竹市新竹科学工业园区研新一路16号