发明名称 一种从同步数字传送体系中恢复E3/T3支路信号的装置及方法
摘要 本发明涉及一种从同步数字传送体系中恢复E3/T3支路信号的装置及方法。尤其涉及一种从同步数字传送体系接收带有间隔的信息数据,恢复出小抖动、无间隔的E3/T3支路信号的装置及方法。采用本发明的技术方案,在从同步数字传送体系信号中恢复出E3/T3支路信号时,只要求输入低速时钟,省略了对高速时钟的要求(如155Mbit/s时钟),简化了电路设计,根据位调节和指针调节产生的原因不同,采用不同泄露控制电路,减少统一泄露时的相互影响。另一方面,由于采取了两级先入先出的缓存控制电路,将泄露控制和时钟去抖动电路分开,提高了时钟恢复电路的跟踪速度和带宽,使恢复出的时钟信号的抖动大大减少。
申请公布号 CN1571329A 申请公布日期 2005.01.26
申请号 CN03132043.0 申请日期 2003.07.11
申请人 中兴通讯股份有限公司 发明人 刘峰
分类号 H04L7/033;H04L7/00;H04L12/28;H04L12/24 主分类号 H04L7/033
代理机构 代理人
主权项 1.一种从同步数字传送体系中恢复E3/T3支路信号的装置,其特征在于该装置包括:字节数据合成电路,用于接收同步数字传送体系的信号,产生带大间隔8位字节的数据信息;低速时钟产生电路,用于产生低速时钟信号,所述时钟信号的速率低于同步E3或T3支路信号对应时钟信号的速率;锁相环电路,与低速时钟产生电路相连接,用于对接收的所述低速时钟信号进行速率转换和相位跟踪,产生与E3/T3支路信号速率相同的时钟信号;第一级先入先出缓存电路,与低速时钟产生电路、字节数据合成电路相连接,用于在所述低速时钟信号控制下存储所述带大间隔的8位字节数据信息;缓存器读取控制电路,与第一级先入先出缓存电路、低速时钟产生电路、锁相环电路和字节数据合成电路相连接,用于产生一个周期可变的时钟信号来控制第一级先入先出缓存电路所存储的所述带大间隔的8位字节数据信息的读出,所读出的数据是带小间隔的8位字节数据信息,所述周期可变的时钟信号是基于对所述带大间隔的8位字节数据信息存在的指针调整和位调整的统计数值而产生的包含7、8或9个所述锁相环电路产生的时钟信号的时钟周期的时钟信号;第二级先入先出缓存电路,与第一级先入先出缓存电路相连接,用于根据所述周期可变的时钟信号存储第一级先入先出缓存电路读出的带小间隔的8位字节数据信息;缓存器空满测量电路,与缓存器读取控制电路、第二级先入先出缓存电路和压控振荡电路相连接,用于接收所述周期可变的时钟信号和压控振荡电路产生的E3/T3支路信号对应的时钟信号,产生一个显示第二级先入先出缓存电路空满状态的电压指示信号;压控振荡电路,与缓存器空满测量电路相连接,用于接收缓存器空满测量电路产生的空满状态的电压指示信号,产生与E3/T3支路信号对应的时钟信号,所述产生与E3/T3支路信号对应的时钟信号控制第二级先入先出缓存电路产生无间隔的E3/T3支路信号。
地址 518057广东省深圳市南山区高新技术产业园科技南路中兴通讯大厦法律部