发明名称 Halbleiterspeicher mit Charge-trapping-Speicherzellen
摘要 In einer Charge-Trapping-Speicherarchitektur für Virtual Ground mit parallel zu den Wortleitungen (2) vorhandenen Querverbindungen (6) und parallel zu den Bitleitungen (4) vorhandenen STI-Isolationen (1) werden zur Einteilung in Slices verbreiterte STI-Isolationen (7) angebracht. Stattdessen können die unter einer Bitleitung vorhandenen Querverbindungen weggelassen sein oder zwei zueinander benachbarte Bitleitungen (41, 42) so beschaltet werden, dass die dazwischen vorhandenen Speichertransistoren nur im Leerbetrieb arbeiten.
申请公布号 DE10332095(B3) 申请公布日期 2005.01.20
申请号 DE20031032095 申请日期 2003.07.15
申请人 INFINEON TECHNOLOGIES AG;INFINEON TECHNOLOGIES FLASH GMBH & CO. KG 发明人 DEPPE, JOACHIM;WILLER, JOSEF;LUDWIG, CHRISTOPH
分类号 H01L21/8247;H01L21/8246;H01L27/115;H01L29/788;H01L29/792;(IPC1-7):H01L27/115;G11C11/40;G11C5/02 主分类号 H01L21/8247
代理机构 代理人
主权项
地址
您可能感兴趣的专利