发明名称 双栈返回地址预测器设计方法
摘要 本发明公开了一种双栈返回地址预测器的设计方法,目的是在减小硬件实现复杂度的同时,克服返回地址预测错误,提高返回地址预测器的预测精度。本发明总体硬件叫双栈返回地址预测器,包括预测模块、执行模块,预测模块由RAS_PRED、指针模块2和读写模块2构成,执行模块由RAS_EXE、指针模块1和读写模块1构成;由预测模块为返回指令提供预测目标地址,由执行模块在发生分支误预测时对预测模块的状态进行恢复。本发明硬件实现复杂度低,返回指令目标地址的预测精度高。
申请公布号 CN1560734A 申请公布日期 2005.01.05
申请号 CN200410022965.7 申请日期 2004.03.09
申请人 中国人民解放军国防科学技术大学 发明人 张民选;孙彩霞;邢座程;蒋江;邓让钰;李勇;曾献君;阳柳;张承义;欧国东;马卓;张杰;陈海燕;李晋文;马驰远
分类号 G06F9/38 主分类号 G06F9/38
代理机构 湖南兆弘专利事务所 代理人 赵洪
主权项 1.一种返回地址预测器的设计方法,采用它设计的微处理器拥有与一般微处理器相同的流水线结构、功能部件和控制信号,其特征在于总体硬件叫双栈返回地址预测器,它包括预测模块、执行模块,预测模块由RAS_PRED、指针模块2和读写模块2构成,执行模块由RAS_EXE、指针模块1和读写模块1构成;分支预测信息包括分支类型以及预测得到的分支方向,实际执行信息包括分支类型以及实际得到的分支方向;处在分支预测阶段的调用指令的返回地址称为返回地址2,处在分支执行阶段的调用指令的返回地址称返回地址1;由预测模块为返回指令提供预测目标地址,由执行模块在发生分支误预测时对预测模块的状态进行恢复。
地址 410073湖南省长沙市砚瓦池正街47号国防科技大学计算机学院