发明名称 抑制输入共模漂移的流水线结构模数转换器
摘要 本发明为一种可抑制输入共模漂移的流水线结构模数转换器。它由输入采样保持电路、6级余量增益流水线、7个子模数转换器、6个子数模转换器、流水线输出同步电路和数字校正电路经电路连接构成。其中,采样保持电路采用栅压自举的开关技术和独立的内部输入输出共模电压结构,放在整个流水线的最前端;7个子模数转换器共产生14位的数据输出经过同步电路后,再经数字校正电路,得到最后8位量化数字输出。本模数转换器能有效抑制输入信号的直流飘移,从而降低了对输入共模信号的严格要求,减少了系统的设计难度。
申请公布号 CN1561000A 申请公布日期 2005.01.05
申请号 CN200410016673.2 申请日期 2004.03.02
申请人 复旦大学 发明人 任俊彦;王照纲;施宇锋;许俊;李宁;陈诚;毛静文;李联;郑增钰
分类号 H03M1/06;H03M1/12 主分类号 H03M1/06
代理机构 上海正旦专利代理有限公司 代理人 陆飞;盛志范
主权项 1、一种抑制输入共模漂移的流水线结构模数转换器,其特征在于由输入采样保持电路(10),6级余量增益流水线(11)~(13),7个子模数转换器(14)~(17),6个子数模转换器(18)~(20),流水线输出同步电路(21)和数字校正电路(22)经电路连接构成,其中采样保持电路(10)放在整个流水线的最前端,最后一个子模数转换器(17)是标准的2位全并行模数转换器,其余子模数转换器均只有两个阈值电压,2位的数字输出需要后级的高位数据进行校正;7个子模数转换器共产生14位的数据输出经过同步电路(21)后得到14位同步数据,这14位的数据经数字校正电路22进行校正,得到最后8位量化数字输出。
地址 200433上海市邯郸路220号